1、2.1 硬件基础知识 2.1.1 计算机系统的组成,硬件系统、软件系统及层次结构 2.1.2 计算机类型和特点 微机、工作站、服务器、大型计算机、巨型计算机 2.1.3 中央处理器 CPU 算器和控制器的组成,常用的寄存器、指令系统、寻址方式、指令执行控制、处理机性能 2.1.4 主存和辅存 存储器系统 存储介质(半导体、硬盘、光盘、闪存、软盘、磁带等) 主存储器的组成、性能及基本原理 Cache 的概念、虚拟存储的概念 辅存设备的类型、特性、性能和容量计算 2.1.5 I/O 接口、I/O 设备和通信设备 I/O 接口(总线、DMA、通道、SCSI、并行口、RS232C、USB、IEEE13
2、94) I/O 设备的类型和特性(键盘、鼠标、显示器、打印机、扫描仪、摄像头,以及各种辅存设备) I/O 设备控制方式(中断控制、DMA) 通信设备的类型和特性(Modem、集线器、交换机、中继器、路由器、网桥、网关)及其连接方法和连接介质(串行连接、并行连接,传输介质的类型和特性) 程序员题型分析科目 分值 百分比计算机硬件 16 21.3%数据结构 8 10.6% 程序语言 5 6.6%数据库 6 8% 操作系统 5 6.6% 软件工程 8 10.6% 计算机安全 3 4% 多媒体 3 4% 计算机网络 5 6.6% 计算机英语 10 13.3% 其他知识 6 8% 2007 年上半年考试
3、硬软件综合知识试题的结构分布如表 1 所示。从表 1 中可看出,计算机硬件基础、软件工程、数据结构、网络基础的比例仍很大,计算机应用及信息化的题目增加了,程序设计语言持平。假设在机器中浮点数的表示格式如下: 15 14 12 11 10 0 阶符 阶 码 尾符 尾 数当采用下列四种不同编码方式时 ( 阶码基值为 2,尾数以规格化数表示 ),求十进制数 -123.625 在机器中的表示形式:当尾数用原码表示,阶码用补码表示时为 _A_ 当尾数用补码表示,阶码用补码表示时为 _B_ 当尾数用原码表示,阶码用移码表示时为 _C_ 当尾数用补码表示,阶码用移码表示时为 _D_ 。 该机器可表示的最大浮
4、点数为 E 。供选择的答案: AD: 1111000001000110 0111111110111010 0111100001000101 1000000001000110 0111100001000110 1111100001000110 1111111110111010 1010111001010101 E: 2 8 2 7(1-2-11) 2 7 2 8 (1-211) 2 7(1-2-10) 某计算机字长为 16 位,运算器为 16 位,有 16 个 16 位通用寄存器,8 种寻址方式,主存容量为 64K 字。指令中地址码由寻址方式字段和寄存器字段组成,采用单字长指令,则该计算机最多可
5、构成_(56)_条单操作数指令;寄存器间接寻址的范围为_(57)_K 字。(56) A. 256 B. 512 C. 1024 D. 4096(57) A. 16 B. 32 C. 64 D. 128 某计算机的地址线、数据线均为 8 位,一条两字节的相对寻址的无条件转移指令,存于内存 20H 和 21H 单元中,指令操作码存放在 20H 中,存放在21H 中的位移量为 15H。则取该指令时 PC(程序设计数器)为_(58)_H,该指令执行结束时 PC 为_(59)_H。(58 )A. 20 B. 21 C. 22 D. 41 (59) A. 21 B. 35 C. 37 D. 41 内存的段
6、式存储管理有许多优点。下面描述中,_(60)_不是段式存储管理的优点。(60) A.支持程序的模块化设计和并行编程的要求B.各段程序的修改互不影响C.地址变换速度快、内存碎片(零头)小D.便于多道程序共享内存的某些段2003 年度程序员水平考试试题上午试题IEEE754 标准规定:单精度浮点数的最高位为符号位,后面跟 8 位经偏移的阶码移码),偏移量为+127。尾数用原码表示,且把尾数规格化为 1.xxx.x(x为 0 或 1),并将 1 去掉,尾数用 23 位表示。根据该标准,十进制数+178.125的规格化表示形式为_(45)_。10110010(45) A0 10000110 01100
7、100010000000000000B0 10000111 01100100010000000000000C1 10000100 01100100010000000000000D0 10000110 11100100010000000000000下列几种存储器中,存取周期最短的是_(46)_。(46) A软盘 B硬盘 C光盘 D内存与十进制数 254 等值的二进制数是_(47)_。(47) A11111110 B11101111 C11111011 D11101110下面是一个逻辑结构框图。根据此图判断 S2、Sl、S0 为_(48)_时,Fi必为 0。S2、Sl、S0 为_(49)_时,逻辑
8、运算 Fi=Xi + Yi 成立(图中的符号说明:&为逻辑与,1 为逻辑或,=1 为异或)。 (48) A0 0 0 B0 0 1 C0 1 0 D0 1 1(49) A1 0 0 B1 0 1 C1 1 0 D0 1 0 无符号数 A 减去无符号数 B,结果的进位标志为 1 表明_(50)_。(50) AAB BAB定点运算器的内部总线结构有三种形式,_(51)_的描述是对应三总线结构的运算器。(51) A执行一次操作需要三步B在此运算器中至少需要设置两个暂存器C在运算器中的两个输入和一个输出上至少需要设置一个暂存器D在运算器中的两个输入和一个输出上不需要设置暂存器某硬磁盘有 5 个记录面,
9、记录面上有效记录区域的内径为 20cm,外径为30cm。磁道上记录的位密度为 250bitmm,道密度为 10 道mm,每一磁道上分为 16 个扇区,每个扇区记录 1KB(字节),磁盘旋转速度为 10000 转分。则该硬磁盘的非格式化容量约为_(52)_MB;格式化容量约为_(53)_MB;该硬磁盘的数据传输速率约为_(54)_MBS。(52) A37 B42 C47 D56(53) A25 B29 C33 D39(54) A1.8 B2.2 C2.6 D3.1磁盘容量(非格化和格式化) 、数据传输率 公式(1) 总磁道数记录面个数* (外直径-内直径)/2* 磁道密度 (2) 非格式化容量总
10、磁道数*位密度* 3.14* 内直径 (3) 格式化容量总磁道数*每道扇区数*扇区容量 (4) 数据传输率每道扇区数*扇区容量*盘片转速计算机的控制器是由多种部件组成的,其中不包括_(55)_。(55) A指令寄存器 IR B程序计数器 PC(指令指针寄存器 IP)C算术逻辑单元 ALU D程序状态字寄存器 PSW 下面关于组合逻辑控制器正确的描述是:_(56)_。(56) A组合逻辑控制器是由软件实现的,所以比较灵活B组合逻辑控制器是由硬件实现的,因此速度很快C组合逻辑控制器是由软件实现的,所以容易修改D组合逻辑控制器是一系列微指令实现的,因此体积很小连接打印机不能使用_(57)_。(57)
11、 ARS-232C 接口总线 BIEEE-1284 接口总线 CCENTRONIC 接口总线 DAGP 接口在微型计算机中,采用中断方式的优点之一是_(58)_。(58) A简单且容易实现 BCPU 可以不工作 C可实时响应突发事件 D传送速度最快硬磁盘的平均存取时间是指_(59)_。(59) A硬磁盘的寻道时间 B磁头由某一磁道移到相邻磁道的时间C磁头在某一磁道等待记录扇区的时间D硬磁盘的寻道时间加磁头在某一磁道等待记录扇区的时间_(60)_的说法是正确的。(60) A内存地址不能作为接口地址 B内存地址可以作为接口地址C接口地址不可用作外存地址 D接口地址可用作内存地址2004 年 5 月
12、程序员级上午试题 若内存采用固定分区管理方案,在已分配区可能会产生未用空间,通常称之为_(23)_。(23) A.废快 B.空闲页面 C.碎片 D.空闲簇 在虚拟分页存储管理系统中,若进程访问的页面不在主存,且主存中没有可用的空闲块时,系统正确的处理顺序为_(24)_。(24) A.决定淘汰页页面调出缺页中断页面调入B.决定淘汰页页面调入缺页中断页面调出C.缺页中断决定淘汰页页面调出页面调入D.缺页中断决定淘汰页页面调入页面调出 若码值 FFH 是一个整数的原码表示,则该整数的真值为_(45)_ ;若码值FFH 是一个整数的补码表示,则该整数的真值为_(46)_。(45) A.127 B.0
13、C.-127 D.-1(46) A.127 B.0 C.-127 D.-1 内存地址从 4000H 到 43FFH,共有_(47)_个内存单元。若该内存每个存贮单元可存储 16 位二进制数,并用 4 片存储芯片构成,则芯片的容量是_(48)_。(47) A.256 B.512 C.1024 D.2048(48) A.512*16bit B.256*8bit C.256*16bit D.1024*8bit 某程序的目标代码为 16384 个字节,将其写到以字节编址的内存中,以80000H 为首地址开始依次存放,则存放该目标程序的末地址为_(49)_。(49) A.81000H B.83FFFH
14、C.84FFFH D.86000H 构成运算器需要多个部件,_(50)_ 不是构成运算器的部件。(50) A.加法器 B.累加器 C.地址寄存器 D.ALU(算术逻辑部件) 程序计数器(或指令地址寄存器)属于 CPU 的_(51)_ 部件。(51) A运算器 B.控制器 C.存储器 D.I/O 接口 控制机器指令执行的微程序存放在_(52)_中。(52) A.控制存储器 B.指令寄存器 C.内部寄存器 D.SRAM 构成 4M*8bit 的存储器,若采用 256k*8bit 的芯片,需_(53)_片;若采用 512k*1bit 的芯片,需_(54)_片。(53) A.8 B.16 C.32 D
15、.64(54) A.8 B.16 C.32 D.64 在进行原码乘法时,乘积的符号位是由被乘数的符号位和乘数的符号位通过_(55)_运算来获得的。(55) A.或 B.与 C.异或 D.分别取反后再进行或 在 CPU 执行一段程序的过程中,Cache 的存取次数为 3800 次,由主存完成的存取次数为 200 次。若 Cache 的存取周期为 5ns,主存的存取周期为25ns,则 Cache 的命中率为_(56)_;CPU 的平均访问时间为_(57)_ ns。(56) A.0.93 B.0.95 C.0.97 D.0.99(57) A.5 B.6 C.7 D.8 磁盘存取时间包括寻道的时间、定
16、位扇区的时间以及读写数据的时间,若磁盘的转速提高一倍,则_(58)_。(58) A.平均存取时间减少 B.平均寻道时间减少C.存储的密度增加一倍 D.平均寻道时间增加 以串行同步方式传送数据块时,经常采用的差错校验方法是(59) 。(59) A.偶校验码 B.奇校验 C.海明码校验 D.CRC 校验 在主存和 CPU 之间增加 Cache 的目的是_(60)_。(60) A.增加内存容量 B.为程序员编程提供方便C.解决 CPU 与内存间的速度匹配问题 .提供内存工作的可靠性2004 年下半年程序员考试试题上午试卷 某数值编码为 FFH,若它所表示的真值为-127 ,则它是用_(5)_ 表示的
17、;若它所表示的真值为-1,则它是用_(6)_表示的。(5) A原码 B 反码 C补码 D 移码(6) A原码 B 反码 C补码 D 移码用定点补码表示纯小数,采用 8 位字长。编码 10000000 表示的十进制数是_(7)_。(7) A0 B-1 C+1 D128 假设用 12 个二进制位表示数据。它能表示的最大无符号整数为_(8)_;若采用原码,它能表示的最小负整数为_(9)_。(8) A2047 B2048 C4095 D4096(9) A-2047 B-2048 C-4095 D-4096 某数据的 7 位编码为 0110101,若在其最高位之前增加一位偶校检位,则编码为_(10)_。
18、(10) A10110101 B00110101 C01101011 D01101010 执行指令时,以寄存器的内容作为操作数的地址,这种寻址方式称为_(12)_寻址。(12) A寄存器 B相对 C基址变址 D寄存器间接 若某处理器的时钟频率为 500Hz,每四个时钟周期组成一个机器周期,执行一条指令平均需要三个机器周期,则该处理器的一个机器周期为_(13)_ns,平均执行速度约为_(14)_MIPS。(13) A4 B8 C12 D16(14) A24 B33 C42 D51 在计算机系统的日常维护工作中,应当注意硬盘工作时不能_(28)_。另外,需要防范病毒,而_(29)_是不会被病毒感觉
19、的。(28) A大声喧哗 B有强烈震动 C装入程序 D有日光照射(29) A电子邮件 B硬盘 C软盘 DROM 执行算术右移指令的操作过程是_(56)_(56) A.操作数的符号位填 0,各位顺次右移 1 位,最低位移至进位标志位中B.操作数的符号位填 1,各位顺次右移 1 位,最低位移至进位标志位中C.操作数的符号位不变,各位顺次右移 1 位,最低位移至进位标志位中D.进位标志移至符号位,各位顺次右移 1 位,最低位移至进位标志位中汇编语言中的逻辑右移(SHR)是将各位依次右移指定位数,然后在左侧补 0,算术右移(SAR) 是将各位依次右移指定位数,然后在左侧用原符号位补齐。 用二进制数 0
20、 与累加器 X 的内容进行_(57)_运算,并将结果放在累加器 X 中,一定可以完成对 X 的“清 0”操作。(57) A.与 B.或 C.异或 D.比较 对 8 位累加器 A 中的数据 7EH 若逻辑左移一次,则累加器 A 中的数据为_(58)_。(58) A.FEH B.7CH C.EFH D.FCH 8 位累加器 A 中的数据为 FCH,若将其与 7EH 相异或,则累加器 A 中的数据为_(59)_。(59) A.FEH B.7CH C.82H D.02H ASCII 码是对_(60)_实现编码的一种方法。(60) A.语音 B.汉字 C.图形图像 D.字符2005 年上半年程序员考试试
21、题上午试卷在_(7)_表示中,数值 0 是唯一表示的。供选择的答案:(7) A原码 B反码 C补码 D原码或反码若用 8 位机器码表示十进制-101,则原码表示形式为_(8)_;补码表示的形式为_(9)_ 。供选择的答案:(8) A11100101 B10011011 C11010101 D11100111(9) A11100101 B10011011 C11010101 D11100111某逻辑电路有两个输入端分别是 X 和 Y,其输出端为 Z。当且仅当两个输入端X 和 Y 同时为 0 时,输出 Z 才为 0,则该电路输出 Z 的逻辑表达式为_(10)_。供选择的答案:_(10) AXY B
22、XY CXY DXY某计算机内存按字节编址,内存地址区域从 44000H 到 6BFFFH,共有_(11)_K,若采用 16K4bit 的 SRAM 芯片,构成该内存区域共需_(12)_片。供选择的答案:(11) A128 B160 C180 D220(12) A5 B10 C20 D32CPU 执行程序时,为了从内存中读取指令,需要先将_(13)_的内存输送到_(14)_上。供选择的答案:(13) A指令寄存器 B程序计数器(PC) C标志寄存器 D变址寄存器 (14) A数据总线 B地址总线 C控制总线 D通信总线_(15)_技术是在主存中同时存放若干个程序,并使这些程序交替执行,以提高系统资源的利用率。供选择的答案:(15) A多道程序设计 BSpooling C缓冲 D虚拟设备试题答案:(15)A对两个内存单元执行_(56)_逻辑操作,可实现全同比较功能。供选择的答案:(56) AOR(或) BAND(与) CEOR(异或) D与非8 个二进制位至多可表示_(57)_个数据。供选择的答案:(57) A8 B64 C255 D256
Copyright © 2018-2021 Wenke99.com All rights reserved
工信部备案号:浙ICP备20026746号-2
公安局备案号:浙公网安备33038302330469号
本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。