ImageVerifierCode 换一换
格式:PPT , 页数:121 ,大小:2.76MB ,
资源ID:1028962      下载积分:50 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-1028962.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(常用集成时序逻辑器件及应用.ppt)为本站会员(心***)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

常用集成时序逻辑器件及应用.ppt

1、第 7章 常用集成时序逻辑器件及应用第 7章 常用集成时序逻辑器件及应用 7.1 集成计数器 7.2 集成寄存器和移位寄存器 7.3 序列信号发生器 7.4 以 MSI为核心的同步时序电路的分析与设计 第 7章 常用集成时序逻辑器件及应用7.1 集 成 计 数 器 集成计数器具有功能较完善、通用性强、功耗低、工作速率高且可以自扩展等许多优点,因而得到广泛应用。 目前由 TTL和 CMOS电路构成的 MSI计数器都有许多品种, 表 7-1 列出了几种常用 TTL型 MSI计数器的型号及工作特点。 第 7章 常用集成时序逻辑器件及应用表 7-1 常用 TTL型 MSI计数器 第 7章 常用集成时序

2、逻辑器件及应用7.1.1 常用集成计数器功能分析 1. 异步集成计数器 74LS9074LS90是二 五 十进制异步计数器,其内部逻辑电路及传统逻辑符号分别如图 7-1(a)、 (b)所示。它包含两个独立的下降沿触发的计数器,即模 2(二进制 )和模 5(五进制 )计数器; 异步清 0端 R01、 R02和异步置 9端 S91、 S92均为高电平有效,图 7-1(c)为 74LS90的简化结构框图。采用这种结构可以增 加使用的灵活性。 74LS196、 74LS293等异步计数器多采用这种结构。 第 7章 常用集成时序逻辑器件及应用图 7-1 74LS90计数器 (a) 逻辑图; (b) 传统

3、逻辑符号; (c) 结构框图 第 7章 常用集成时序逻辑器件及应用74LS90的功能表如表 7-2 所示。从表中看出,当R01R02=1, S91S92=0时,无论时钟如何,输出全部清 0;而当S91S92=1时,无论时钟和清 0信号 R01、 R02如何,输出就置 9。这说明清 0、置 9都是异步操作,而且置 9是优先的,所以称 R01、 R02为 异步清 0端, S91、 S92为异步置 9端。 表 7-2 74LS90功能表 第 7章 常用集成时序逻辑器件及应用当满足 R01R02=0、 S91S92=0时电路才能执行计数操作,根据 CP1、 CP2的各种接法可以实现不同的计数功能。当计

4、数脉冲从 CP1输入, CP2不加信号时, QA端输出 2分频信号,即实现二进制计数。当 CP1不加信号,计数脉冲从 CP2输入时,QD、 QC、 QB实现五进制计数。实现十进制计数有两种接法。图 7-2(a)是 8421 BCD码接法,先模 2计数,后模 5计数,由QD、 QC、 QB、 QA 输出 8421 BCD码,最高位 QD作进位输出。图 7-2(b)是 5421 BCD码接法,先模 5计数,后模 2计数,由QA、 QD、 QC、 QB输出 5421 BCD码,最高位 Q 作进位输出,波形对称 。 两种接法的状态转换表 (也称态序表 )见表 7-3。 第 7章 常用集成时序逻辑器件及

5、应用表 7-3 两种接法的态序表 第 7章 常用集成时序逻辑器件及应用图 7-2 74LS90构成十进制计数器的两种接法 (a) 8421 BCD码接法; (b) 5421 BCD码接法 第 7章 常用集成时序逻辑器件及应用2. 同步集成计数器 7416174161是模 24(四位二进制 )同步计数器,具有计数、保持、 预置、清 0功能,其逻辑电路及传统逻辑符号分别如图 7-3(a)、 (b)所示。它由四个 JK触发器和一些控制门组成, QD、 QC、 QB、 QA 是计数输出, QD 为最高位。 74LS161与 74161内部电路不同,但外部引脚图及功能表均相同。 OC为进位输出端, OC=QDQCQBQAT, 仅当 T=1且计数状态为 1111时, OC才变高,并产生进位信号。

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。