精选优质文档-倾情为你奉上实验一 半加器设计一、 实验目的1、 了解和学习Quartus II 5.1软件设计平台。2、 了解EDA的设计过程。3、 通过实例,学习和掌握Quartus II 5.1平台下的图形输入法4、 学习和掌握半加器的工作和设计原理。二、 实验仪器PC机,操作系统为Windows2000/XP,本课程所用系统均为WindowsXP(下同),Quartus II 5.1设计平台。三、 实验原理加法器是构成算术运算器的基本单元,有来自低位的进位将两个1位二进制数相加,称为半加。实现半加运算的电路叫做半加器。按照二进制加法运算规则可以列出如表1-1所示的半加器真值表。其中A、B是两个加数,S是相加的和,CO是相加高位的进位。将S、CO、和A、B的关系写成逻辑表达式如下: 因此,半加器是一个异或门和一个与门组成的简单电路输 入输 出 A B S CO0 00