ImageVerifierCode 换一换
格式:DOCX , 页数:13 ,大小:82.75KB ,
资源ID:1377927      下载积分:5 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-1377927.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字逻辑课后答案第五章.docx)为本站会员(h****)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

数字逻辑课后答案第五章.docx

1、第五章 习题答案1. 画出与阵列编程点解:BA A-B-C-C3333X2. 画出或阵列编程点 解: BA A-B-C-C4444DD-X 1X 2X 3X 43. 与、或阵列均可编程,画出编程点。解;AF1A-CBC-B-F3F24. 4 变量 LUT 编程解:A 0A 1A 2A 3012301230123012301230010100100100100S O P 输出5. 用 VHDL 写出 4 输入与门解: 源代码:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY and4 ISPORT (a,b,c ,d:IN STD_LOGIC;x:O

2、UT STD_LOGIC) ;END and4;ARCHITECTURE and4_arc OF and4 ISBEGINxa AND b AND c AND d;END and4_arc; 6. 用 VHDL 写出 4 输入或门解: 源代码:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY or4 ISPORT (a,b,c ,d:IN STD_LOGIC;x:OUT STD_LOGIC) ;END or4;ARCHITECTURE or4_arc OF or4 ISBEGINxa OR b OR c OR d;END or4_arc;7. 用

3、VHDL 写出 SOP 表达式解: 源代码:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY sop ISPORT (a,b,c ,d,e,f:IN STD_LOGIC;x:OUT STD_LOGIC) ;END sop;ARCHITECTURE sop_arc OF sop ISBEGINx(a AND b) OR (c AND d) OR (e AND f);END sop_arc;8. 用 VHDL 写出布尔表达式解: 源代码:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY boolean IS

4、PORT (a,b,c :IN STD_LOGIC;f:OUT STD_LOGIC) ;END boolean ;ARCHITECTURE boolean_arc OF boolean ISBEGINf(a OR (NOT b) OR c) AND (a OR b OR (NOT c) AND (NOT a) OR (NOT b) OR (NOT c);END boolean_arc;9. 用 VHDL 结构法写出 SOP 表达式解: 源代码:三输入与非门的逻辑描述LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY nand3 ISPORT (a,b

5、,c :IN STD_LOGIC;x:OUT STD_LOGIC) ;END nand3;ARCHITECTURE nand3_arc OF nand3 ISBEGINxNOT (a AND b AND c) ;END nand3_arc;顶层结构描述文件LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY sop ISPORT (in1,in2,in3,in4,in5,in6 ,in7 ,in8,in9:IN STD_LOGIC;out4:OUT STD_LOGIC) ;END sop;ARCHITECTURE sop_arc OF sop ISCO

6、MPONENT nand3PORT (a,b,c :IN STD_LOGIC;x:OUT STD_LOGIC) ;END COMPONENT;SIGNAL out1,out2,out3:STD_LOGIC ;BEGINu1:nand3 PORT MAP (in1,in2,in3 ,out1);u2:nand3 PORT MAP (in4,in5,in6 ,out2);u3:nand3 PORT MAP (in7,in8,in9 ,out3);u4:nand3 PORT MAP (out1,out2,out3 ,out4);END sop;10. 用 VHDL 数据流法写出 SOP 表达式解:

7、源代码:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY sop ISPORT (in1,in2,in3,in4,in5,in6 ,in7 ,in8,in9:IN STD_LOGIC;out4:OUT STD_LOGIC) ;END sop;ARCHITECTURE sop_arc OF sop ISBEGINout4(in1 AND in2 AND in3) OR (in4 AND in5 AND in6 ) OR (in7 AND in8 AND in9);END sop_arc;13. 用 VHDL 设计 38 译码器 解: 源代码:LIBR

8、ARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY decoder_3_to_8 ISPORT (a,b,c ,g1,g2a,g2b:IN STD_LOGIC;y:OUT STD_LOGIC _VECTOR(7 downto 0) ) ;END decoder_3_to_8;ARCHITECTURE rt1 OF decoder_3_to_8 ISSIGNAL indata:STD_LOGIC _VECTOR (2 downto 0) ;BEGINindatac use ieee.std_logic_1164.all;entity bcdtobi ispor

9、t(bcdcode : IN STD_LOGIC_VECTOR(7 DOWNTO 0);start: in std_logic;qbit : OUT STD_LOGIC_VECTOR(3 DOWNTO 0) );end;architecture behavioral of bcdtobi isbeginprocess(start)beginif start=0 thencase bcdcode(7 downto 0) iswhen “00000000“=qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3

10、downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)qbit(3 downto 0)=“0000“;end case;elseqbit(3 downto 0)=“0000“;end if;end process;end behavioral;17. 用 VHDL 设计 4 位寄存器

11、解: 异步复位源代码:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY register_4 ISPORT (clk,r:IN STD_LOGIC;din:IN S TD_LOGIC _VECTOR(3 downto 0) ;qout:OUT STD_LOGIC _VECTOR (3 downto 0) ) ;END register_4;ARCHITECTURE rge_arc OF register_4 ISSIGNAL q_temp:S TD_LOGIC _VECTOR(3 downto 0) ;BEGINPROCESS(clk,r)BEGI

12、NIF(r1)THENq_temp“0000“;ELSIF (clkevent AND clk1 ) THENq_tempdin;END IF;qoutq_temp;END PROCESS;END rge_arc;18. 用 VHDL 设计 4 位双向移位寄存器解: s1、s0 控制工作方式,dsl 为左移数据输入,dsr 为右移数据输入。源代码:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY shiftreg ISPORT (clk,r ,dsr,dsl:IN STD_LOGIC;s1,s0:IN STD_LOGIC;-function sel

13、ectdin:IN S TD_LOGIC _VECTOR(3 downto 0) ;-data inqout:OUT STD_LOGIC _VECTOR (3 downto 0) ) ;-data outEND shiftreg;ARCHITECTURE ls74194 OF shiftreg ISSIGNAL iq: STD_LOGIC _VECTOR(3 downto 0) ;SIGNAL s:STD_LOGIC _VECTOR(1 downto 0) ;BEGINss1 & s0;PROCESS(clk ,r)BEGINIF(r0)THENiq“0000“;ELSIF (clkevent

14、 AND clk1 ) THENCASE s ISWHEN “00“null;WHEN “01“iqdsr & din(3 downto 1) ;-rightWHEN “10“iqdin(2 downto 0)& dsl;-leftWHEN “11“iqdin;-loadWHEN othersnull; END CASE;END IF;qoutiq;END PROCESS;END ls74194;19. 用 VHDL 设计 8421 码十进制加法计数器解: 异步清零,同步置数源代码:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY count10 ISPORT (clk,clr,load:IN STD_LOGIC;din:IN S TD_LOGIC _VECTOR(3 downto 0) ;co:OUT STD_LOGIC;qout:OUT STD_LOGIC _VECTOR (3 downto 0) ) ;END count10;

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。