1、 1 / 10第一章 计算机基础知识本章的主要内容为不同进位计数制计数方法、不同进位制数之间相互转换的方法、数和字符在计算机中的表示方法、简单的算术运算以及计算机系统的组成。下边将本章的知识点作了归类,图 1 为本章的知识要点图,图 1.2 为计算机系统组成的示意图。本章知识要点数制二进制数(B)八进制数(Q)十六进制数(H)十进制数(D)B)码制带符号数编码奇偶校验码字符编码原码反码补码ASCII 码BCD 码压缩 BCD 码非压缩 BCD 码计算机系统组成计算机系统组成硬件主机外部设备中央处理器(CPU)半导体存储器控制器运算器ROMRAM输入设备输出设备软件系统软件应用软件操作系统:如
2、DOS、Windows、Unix、Linux 等其他系统软件用户应用软件其他应用软件各种计算机语言处理软件:如汇编、解释、编译等软件2 / 10第二章 8086 微处理器本章要从应用角度上理解 8086CPU 的内部组成、编程结构、引脚信号功能、最小工作模式的系统配置、8086 的存储器组织、基本时序等概念。下面这一章知识的结构图。本章知识要点Intel 8086 微处理器时钟发生器(8284)地址锁存器(74LS373、8282 )存储器组织存储器逻辑分段存储器分体三总线(DB、AB、CB)时序时钟周期(T 状态)基本读总线周期系统配置(最小模式)8086CPU数据收发器(8286、74LS
3、245)逻辑地址 物理地址奇地址存储体(BHE)偶地址存储体(A0)总线周期 指令周期基本写总线周期中断响应时序内部组成执行单元 EU(AX、BX、CX、DX、SP 、BP、SI、DI 、标志寄存器)总线接口单元 BIU(CS、DS、SS 、ES、IP)地址/数据控制负责地址 BHE/S7、ALE引脚功能(最小模式)地址/状态数据允许和收发 DEN、DT/R负责读写 RD、WR、M/IO负责中断 INTR、NMI、INTA负责总线 HOLD、HLDA协调 CLK、READY、TEST模式选择 MN/MX=5V3 / 10第三章 8086 的指令系统本章重点是 8086CPU 指令的寻址方式,每
4、条指令的格式、功能及标志的影响;同时还涉及到存储器单元的物理地址计算、标志位填写和堆栈操作。下图为本章知识结构图。应用软件用户应用软件其他应用软件本章知识要点操作数寻址方式 立即数寻址、寄存器寻址、存储器寻址.堆栈结构(后进先出) 堆栈指针(SP)逻辑地址、物理地址寻址方式指令格式堆栈操作(入栈、出栈)立即数寻址指令功能 对标志位影响填写标志位寄存器寻址存储器寻址串操作寻址I/O 端口寻址隐含寻址直接寻址寄存器间接寻址寄存器相对寻址基址变址寻址相对基址变址寻址指令功能数据传送类(通用数据传送指令、堆栈指令、交换指令、I/O 传送指令、换码指令、有效地址传送指令、标志寄存器传送指令)算术运算类指
5、令(加法指令,减法指令, 乘法指令,除法指令,BCD 码调整指令)逻辑类指令(逻辑运算指令、逻辑移位操作指令)串操作类指令(串传送、比较、扫描、串存和取指令)控制转移类指令(条件和无条件转移、子程序调用和返回指令、子程序调用和返回、中断)、)处理器控制类指令4 / 10第四章 汇编语言程序设计本章主要内容是汇编语言类别、伪指令语句格式和作用、基本程序结构、调用程序和被调用程序之间数据传递途径以及汇编源程序上机调试过程。本章重点是阅读程序和编写程序。下边是本章的知识结构图。汇编语言语句类别程序基本结构顺序结构本章知识要点实指令语句分支结构循环结构过程(子程序)伪指令语句宏指令语句参数传递途径寄存
6、器约定存储器约定堆栈传递程序开发步骤: 编 辑 汇 编 链 接 调试运行符号定义伪指令 EQU、=伪指令语句数据定义伪指令 DB、DW 、 DD段定义伪指令 SEGMENTENDS过程定义伪指令 PROC、ENDP段指派伪指令 ASSUME程序定位伪指令 ORG汇编结束伪指令 END其他伪指令.5 / 10第五章 半导体存储器半导体存储器是用半导体器件作为存储介质的存储器。本章讨论半导体存储器芯片的类型、存储原理、引脚功能、如何与 CPU(或系统总线)连接等问题。本章知识结构图如下。本章知识要点存储器作用 存放程序和数据半导体存储器芯片分类主存储器设计RAM只存放二进制数ROMSRAMDRAM
7、掩模 ROMPROMPROMEPROMEEROM存储器芯片 存储容量 引脚功能计算芯片数地址分配、片选逻辑、控制选择与系统连接全译码部分译码线译码6 / 10第六章 输入输出接口本章讨论输入/输出接口的基本概念,包括输入 /输出接口的作用、内部结构、传送信息的分析、IO 端口编址以及主机通过接口与外设之间数据传送的方式。下边是本章的知识结构图。IO 接口概念主机通过接口与外设数据传送方式本章知识要点接口作用接口传送信息的种类IO 端口数据传送方式程序控制方式控制信息状态信息数据信息(开关量、脉冲量、数据量、模拟量)IO 端口编址方式 单独编址统一编址IO 端口号简单的 I/O 芯片的使用中断控
8、制方式直接存储器存取控制方式(DMA)无条件传送有条件传送(查询)7 / 10第七章 中断与中断控制器本章主要内容:中断的基本概念、CPU 响应中断的条件、中断响应过程、中断服务程序的执行;8086/8088 中断系统;可编程中断控制器 8259A 的引脚功能、编程结构以及工作工程。中断概念本章知识要点实现中断与返回中断请求中断优先级控制软件查询中断源 中断源的中断优先级别中断判优 中断响应 中断服务 中断返回中断系统功能 实现中断优先级控制中断优先级排队中断嵌套(高级中断请求能中断低级中断服务)硬件查询(菊花链)可编程中断控制器(PIC)8259A 的中断管理方式实现中断与返回中断屏蔽方式优
9、先级设置方式实现中断优先级控制全嵌套方式优先级自动循环方式优先级特殊循环方式特殊全嵌套方式中断结束方式自动 EOI 结束方式普通 EOI 结束方式特殊 EOI 结束方式中断请求引入方式边沿触发方式电平触发方式中断查询方式8 / 10第八章 定时器/计数器 8253 及应用本章主要内容是定时器/计算器的应用场合;如何实现定时/ 计数;可编程计数器/定时器8253 芯片的内部结构、引脚功能、计数原理、6 种工作方式下的工作条件和输出波形特征。下边是知识要点图。 可编程并行接口 8255:功能、内部结构框图及功能、引脚及功能、8255 的工作方式、8255 的设置(初始化)及控制字和状态字、8255
10、 的使用(硬件设计及软件设计)以及与打印机、ADC 的控制连接等等。本章知识要点定时/计数的实现下软件:延时子程序可编程定时器/计数器 8253引脚功能通道的编程结构 通道的 6 种工作方式8253 的工作方式方式 0:计数结束中断方式硬件:数字逻辑电路采用可编程定时器/计数器芯片的使用:硬件连线、软件编程方式 1:可重新触发单稳态输出方式方式 2:分频器方式方式 3:方波发生器方式方式 4:软件选通触发方式方式 5:硬件选通触发方式9 / 10第九章 A/D 和 D/A 转换本章重点是 A/D 转换的任务和转换原理, D/A 转换的任务和转换原理,常用 A/D 转换器(ADC)集成芯片和 D
11、/A 转换器(DAC)集成芯片的外部引脚功能、内部结构、工作过程、性能指标以及实际应用。D/A本章知识要点转换任务A/D:模拟量 数字量D/A:数字量 模拟量转换原理 常用方法A/D基准电压、权电阻解码网络基准电压、T 型电阻解码网络逐次逼近式,计数器式积分式,并联式集成芯片使用硬件连线:同微机系统总线的连接软件编程:控制转换,控制数字量传送集成芯片应用场合ADC:将 CPU 处理后的数字量转换为模拟量DAC将 CPU 处理后的数字量转换为模拟量,送控制现场与运算放大器一起组成各种波形发生器10 / 10如下图所示,以 8088 微处理器为核心的 IBM PC/XT 机与 DAC0832 连接,实现波形发生器。IBM PC/XT 机使用 10 根地址线 A0A9 寻址 I/O 端口,AEN 为地址允许信号,低电平时选中端口。DAC0832 的参考电压 VREF=-5V, VREF 的范围为 05V, 计算式为,其中,N 是由 DAC0832 转换的数字量对应的十进制值。V out 的输出125out REFV范围是-5V5V。(1) 根据下图一所示的 DAC0832 的硬件连接,说明其工作方式。(2) 假如 DAC0832 端口地址为 140H, 请在下图一中画出相应的译码电路。(3) 现有 1ms 的延时子程序 DELAY, 请编写程序片段实现输出右图二的所示波形。
Copyright © 2018-2021 Wenke99.com All rights reserved
工信部备案号:浙ICP备20026746号-2
公安局备案号:浙公网安备33038302330469号
本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。