ImageVerifierCode 换一换
格式:DOC , 页数:5 ,大小:51KB ,
资源ID:1597099      下载积分:10 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-1597099.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(SAR实时成像处理平台的设计研究.doc)为本站会员(gs****r)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

SAR实时成像处理平台的设计研究.doc

1、SAR 实时成像处理平台的设计研究摘 要合成孔径雷达(synthetic aperture radar,SAR)能够实时成像,处理大量数据、有着较高的数据吞吐率,成像算法实现比较复杂等诸多特点。笔者设计了适宜于 SAR 实时成像处理的共享存储器的分布式耦合系统架构,设计了高分辨率 SAR 实时成像中的相关解决方案。希望能够为这方面的研究提供有益的参考和借鉴。 关键词合成孔径雷达;实时成像 中图分类号:TN957.52 文献标识码:A 文章编号:1009-914X(2015)15-0157-01 前言 合成孔径雷达(synthetic aperture radar,SAR)是非常发达的微波对地观

2、测设备,它具备全天时、全天候工作的能力,在军事运用以及国民经济中发挥了重大作用,拥有极其广泛的发展潜力以及应用前景。从实际应用来看,不少领域都需要 SAR 系统具备实时成像处理的能力。 从 SAR 系统来看,它根据重复距离脉冲的方法采集以及存储原始的回波数据,它的二维成像以及数据率比较高,而且在成像过程中要进行多次的转置操作,需要额外的时间开销或者硬件开销。所以,在设计 SAR实时成像处理系统时,要设计出适宜于 SAR 成像处理的相关架构,从而降低处理器间的全部数据交换活动,强化单节点的处理性能,而且能够有效地平衡 IO 带宽和使处理器的处理性能,使得处理器获得最优的性能。一、灵活的存储器访问

3、模式 SAR 成像大部分都采取了以脉冲的处理方式,为了更好地降低在分布式存储结构中由于脉冲合成而引入的相关系统开销,这篇文章运用共享存储器类型的体系结构,借助 FPGA 控制 DDRSDRAM,各个处理节点都要通过 FPGA 共享存储器。 二、扩展存储能力 通用处理器只能支持非常有限的外部存储空间,例如,如 ADSPTS201处理器只能支持 1GB 的外部 SDRAM 容量,为了达到它所需要的大测绘带宽以及高分辨率的 SAR 成像处理需求,要最大限度地将单节点共享存储器的容量进行扩展。这篇文章运用了 FPGA 扩展 DDRSDRAM 接口,DSP 借助FPGA 来相关的共享存储器。这个方案具备

4、了下列优点:DDRSDRAM 所具备的最大访问带宽超过了 SDRAM 的数值,能够很好地提升信号处理板内的数据吞吐率,切实增强各个 DSP 自身的平均存储器访问带宽;DDRSDRAM 比 SDRAM 的集成度比更高,在硬件方面实现了易于扩展较大容量的相关存储器;按照系统的相关设计需要,能够便捷地将其升级为 DDR2SDRAM 接口,这样能够有效地提升系统存储器自身的访问带宽。 三、高速数据 IO 设计 IO 带宽和处理器所具备的处理能力之间的平衡能够在很大程度上影响着处理系统的性能,为了更好地提升系统自身的处理性能,要确保各个 DSP 处理所需要的 IO 带宽。例如可以采取以分块读写为基础的D

5、DRSDRAM 访问模式。SAR 能够体现出二维处理的特征,一般情况下要实施较多次数的数据转置操作,借助专用的相关角转置模块,在硬件以及时间上都存在着较大的开销。但是从 FPGA 内部来看,通常会借助分块读写的方法来控制和调整内存,能够达到数据转置的目标,在很大程度上提升了数据的吞吐率,降低了系统所需要的硬件开销。 四、系统互联结构的设计 从眼下来看,信号处理模块都在逐步地实现通用化以及标准化的目标。为了更好地集成运动补偿模块以及信号处理模块等在内的其他功能模块,从而运用在模式不同的 SAR 的成像处理。从信号处理模块来看,它务必要建立在标准化架构的基础上,而且还要提供灵活性较强的板间互联接口

6、,这样能够更好地扩展以及重构系统。 (1)各个处理单元间借助局部共享总线互联,然后传输相应的控制字以及命令字。信号处理板内要借助局部共享总线进行互联,重点是传输 SAR 处理命令字、状态字、运动补偿数据以及数据传输状态字等。数据传输的数据量少,带宽比较小。各个处理单元都要经由总线仲裁,分时占用共享总线,就能够很好地达到数据传输的相关要求。 (2)各个处理单元间经由 Link Port 形成了环形的互联结构。DSP 与 FPGA、与 DSP 之间借助 Link Port 点对点通讯协议,形成了环形的互联结构,这样以来就能够很好地实现不同处理节点间交换大批量数据的需求。 五、系统灵活性 随着 SA

7、R 如此朝着多波段、多模式的方向演化,各种 SAR 平台也形成了不同的处理流程以及成像算法,因此在选择和运用实时成像处理器的过程中,要具备下列特点:可扩展、标准化、通用化以及可重构等。按照各种 SAR 系统的性能对不同成像系统的具体要求,只要能够对成像处理器自身的互联结构、模块间的组配方式、数据流的分配方式等进行调整就可以了,这样能够更好地吻合各种雷达的功能,满足各种工作模式的相关需求。 六、对外接口 通常情况下,SAR 成像系统涵盖了信号处理、数据采集、运动补偿模块、数据传输模块以及数据记录模块等若干部分。SAR 成像有着较大的运算量,一般情况下要借助较多的信号处理模块实施并行处理,为了更好

8、地互联各个模块、交换大批量的数据,扩展以及重构系统,所设计的高速互联总线接口要具备可扩展、标准化以及可重构的特征。 七、存储容量 SA R 的分辨率越高, 测绘带越宽, 成像处理过程中所需的临时存储器容量也越大,在有限的板载空间中扩展大容量的存储器也是在系统设计中需要考虑的一个问题。 结束语 从这篇文章来看,它合理地提出了 SAR 实时成像处理平台的设计要点,具体地分析了相关的操作和规范,希望能够为 SAR 实时成像处理平台的设计提供有益的思路。 参考文献 1张卫杰,汤俊,许稼,彭应宁.实时 SAR 成像处理器系统结构评估J.清华大学学报(自然科学版) ,2006(07) 2唐月生,邓海涛,张长耀,刘锋.机载 SAR 实时成像处理系统设计J.遥感技术与应用,2005(01) 3杜江,李芬芬,梁毅,邢孟道.基于 ADSP-TS201 的实时 SAR 成像研究J.现代电子技术,2008(09) “获得高分辨对地观测系统重大专项(GFZX040113701)支持”

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。