ImageVerifierCode 换一换
格式:DOC , 页数:2 ,大小:37KB ,
资源ID:2019934      下载积分:5 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-2019934.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(复旦大学本科生毕业论文设计开题报告.DOC)为本站会员(天***)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

复旦大学本科生毕业论文设计开题报告.DOC

1、复旦大学本科生毕业论文(设计)开题报告姓名 陆彦珩 学号 09300720291所在院系 信息学院微电子学系 专业 微电子学指导教师 范益波 职称 助理研究员校外指导教师及其所属单位 职称论文题目 DDR3 内存控制器硬件设计选题的意义及论文大纲(可另附页)一、选题的意义:在现代通信系统与多媒体系统中,随着数据处理单元速度的不断加快,数据存取越来越成为整个系统数据通路的速度瓶颈。为了提高数据存储速度,从 FPM、EDO 等异步 DRAM,到SDR、DDR 等同步 DRAM,内存技术不断更新换代。而 DDR3 SDRAM,由于具有功耗低速度快等优势,已经成为当下最为流行的内存规格。内存控制器是数

2、据处理单元与存储器之间的桥梁。设计良好的存储器控制器,可以充分发挥存储器的特性,尽可能地加快数据读写速度,提高系统的有效带宽。对 DDR3 SDRAM 而言,它拥有多 Bank 机制,Bank 之间相互独立,通过 Bank 间交错的流水线操作,可以提高数据读写效率。而根据应用中数据读写的局部性、实时响应的严格性,在 Open-Page/Close-Page 策略间选择,可以减少 Bank 的激活或关闭操作,提高数据读写效率。总之,根据存储器的特性及其应用场合,有针对性地编写存储器控制器,可以显著提高系统有效带宽,尽可能发挥存储器的特性。与通用存储器控制器相比,自主设计的存储器控制器只需要服务于

3、所需项目,接口设定简单,读写方式固定,有利于最大限度地挖掘局部性并最大程度发挥存储器的性能。同时,自主设计的存储器控制器可以自主决定 Scheduler 的策略及 Arbiter 的规则,也便于后续的优化和调试。本次毕业设计中,我将从 SDR SDRAM 控制器入手,研究 SDRAM 的控制器的实现与优化,并进一步尝试进行 DDR3 内存控制器硬件设计。最终,期望完成一个基于实验室视频编解码项目的 DDR3 内存控制器的硬件设计,通过 ARM AXI 总线接口与读写请求端通信,通过 DDR3标准接口与内存芯片通信,并最终集成到实验室的视频编解码系统中去。二、论文大纲:1. 绪论部分,介绍课题研

4、究的背景、意义及主要内容。2. 简述 SDRAM 的基本原理,主要参数的含义,及从异步 DRAM 到SDR、DDR、DDR2、DDR3 的发展历程和未来前景。3. 详述 DDR3 SDRAM 控制器的基本操作,并介绍提高读写效率的优化算法。4. 详述 DDR3 SDRAM 控制器的实现细节,包括读状态机、写状态机、初始化控制单元等部件的实现原理。5. 分析 DDR3 控制器的 ModelSIM 仿真及 FPGA 开发板运行结果。6. 结束语、参考资料表及致谢。三、参考文献1. 基于 Stratix_III 的 DDR3_SDRAM 控制器设计. 方勇,吕国强,胡跃辉2. DDR3 SDRAM Specification. Samsung Electronics, July 20073. JEDEC 79-3E, JEDEC 79-2F, JEDEC 79F4. DDR3 必读内容介绍 DDR35. Micron 器件手册研究进度及具体时间安排起止日期 主要研究内容2013.2.252013.3.15 存储器控制器理论知识研究2013.3.162013.4.14 编写 DDR3 存储器控制器硬件代码2013.4.152013.4.30 控制器测试及优化并与实验室项目整合2013.5.12013.5.30 完成毕业论文及相关扫尾工作 指导教师对开题报告的意见指导教师签名: 年 月 日

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。