ImageVerifierCode 换一换
格式:DOC , 页数:22 ,大小:801.50KB ,
资源ID:2181404      下载积分:15 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-2181404.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(实验一--1位全加器电路设计.doc)为本站会员(11****ws)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

实验一--1位全加器电路设计.doc

1、1实验一 1 位全加器电路的设计一、实验目的1、学会利用 Quartus 软件的原理图输入方法设计简单的逻辑电路;2、熟悉利用 Quartus 软件对设计电路进行仿真的方法;3、理解层次化的设计方法。二、实验内容1、用原理图输入方法设计完成一个半加器电路。并进行编译与仿真。2、设计一个由半加器构成 1 位全加器的原理图电路,并进行编译与仿真。3、设计一个由 1 位全加器构成 4 位加法器的原理图电路,并进行编译与仿真。三、实验步骤1. 使用 Quartus 建立工程项目从【开始】【程序】【ALtera】【QuartusII6.0】打开 Quartus 软件,界面如图 1-1 示。图 1-1 Q

2、uartus 软件界面在图 1-1 中从【File】【New Project Wizard.】新建工程项目,出现新建项目向导 New Project Wizard 对话框如图 1-2 所示。该对话框说明新建工程应该完成的2工作。在图 1-2 中点击 NEXT 进入新建项目目录、项目名称和顶层实体对话框,如图1-3 所示,顶层实体名与项目名可以不同,也可以不同。输入项目目录如E:0512301 first、工程项目名称和顶层实体名同为 fadder。图 1-2 新建工程向导说明对话框3图 1-3 新建工程目录、项目名、顶层实体名对话框接着点击 NEXT 进入新建添加文件对话框如图 1-4 所示。

3、这里是新建工程,暂无输入文件,直接点击 NEXT 进入器件选择对话框如图 1-5 所示。这里选择Cyclone 系列的 EP1C6Q240C8。图 1-4 新建添加文件对话框4图 1-5 器件选择对话框点击 NEXT 进入添加第三方 EDA 开发工具对话框如图 1-6 所示。5图 1-6 添加第三方 EDA 开发工具对话框本实验只利用 Quartus 集成环境开发,不使用其它 EDA 开发工具,直接点击NEXT 进入工程信息报告对话框如图 1-7 所示。点击 Finish 完成新建工程项目的建立如图 1-8 示。6图 1-7 工程信息报告对话框图 1-8 工程项目建立完成界面72、新建半加器原

4、理图文件在图 1-8 中从【File】【New.】打开新建文件对话框如图 1-9 所示。选择 Block Diaoram/Schematic File 按 OK 按钮建立图形设计文件。缺省名为 Block1.bdf如图 1-10 所示。图 1-9 新建文件对话框8图 1-10 新建 Block1.bdf 界面在 Block1.bdf 窗口中任意处双击,弹出添加元件符号对话框图,这里先选择一个与门如图 1-11 所示。图 1-11 添加元件符号对话框单击 OK 。与门符号被附在鼠标指针上,在 Block1.bdf 窗口中适当位置点击一下,放置该符号。按 ESC 键后,完成一次元件的放置,再选择与

5、放置其它元件和引脚,双击引脚符号在弹出的对话窗口中可改变其名称。元件和引脚放置完成后进9行连线,连线时,当鼠标位于一个符号引脚上或图表模块边沿时连线工具变为十字形,移动鼠标,选择开始点,按住左键拖动鼠标至结束点放开。从而完成半加器电路的设计,如图 1-12 所示。图 1-12 半加电路原理图点击保存 bdf 文件,接受默认的路径和文件类型,文件名改为 hadder.。默认Add file to current project 选项选中。如图所示 1-13 所示,10图 1-13 将 bdf 文件存盘对话框3、 编译综合,生成半加器模块符号如图 1-14,在 Project Navigator 窗口的 File 标签中的 hadder.bdf 文件单击右键,在弹出的菜单中点击 Set as Top-Level Entity,将 hadder.bdf 文件设置为顶层实体。图 1-14 将文件设置为顶层实体选择【Processing】 【Start Compilation】或用编译快捷图标进行全程编译。

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。