1、第一章练习习题 ( 一 ) 2017-04-24 马辉 安阳师院 mh 1、通常划分计算机发展时代是以 () 为标准的 。 A、所用的电子元器件 B、运算速度 C、计算机结构 D、所用语言 2、微型计算机的发展以 () 技术为标志 。 A、操作系统 B、微处理器 C、磁盘 D、软件 3、电子计算机技术发展至今 , 其运行仍遵循一位科学家提出的基本原理 ,他是 ()。 A、牛顿 B、爱因斯坦 C、爱迪生 D、冯诺依曼 4、以下说法中 , 正确的是 ()。 A、控制器能理解并执行所有指令及存储结果 B、一台计算机包括输入 、 输出 、 控制 、 存储及算术逻辑运算五个单元 C、所有的数据运算都在
2、CPU 的控制器中完成 D、都不对 5、电子计算机发展的四代中所用的主要元器件分别是 () A、电子管 、 晶体管 、 中小规模集成电路 、 激光器件 B、晶体管 、 中小规模集成电路 、 激光器件 、 光介质 C、电子管 、 晶体管 、 中小规模集成电路 、 大规模集成电路 D、电子管 、 数码管 、 中小规模集成电路 、 激光器件 6、下列选项中不是冯诺依曼机器的最根本特征的是 () 。 A、以运算器为中心 B、指令并行执行 C、存储器按地址访问 D、数据以二进制编码 , 用二进制运算 7、在 CPU 的组成中不包括 () A、运算器 B、存储器 C、控制器 D、寄存器 8、存储字是指 (
3、) A、存放在一个存储单元中的二进制代码组合 B、存放在一个存储单元中的二进制代码位数 C、存储单元的个数 D、机器指令的位数 9、存储字长是指 () 选项同上题 10、计算机中数据处理中心是 () A、主机 B、运算器 C、控制器 D、 I/O 系统 11、以下说法错误的是 () A、硬盘是外部设备 B、软件的功能与硬件的功能在逻辑上是等效的 C、硬件实现的功能一般比软件实现具有较高的执行速度 D、软件的功能不能由硬件替换 12、 32 位微机是指该计算机所用的 CPU() A、具有 32个寄存器 B、能同时处理 32位的二进制数 C、能处理 32 个字符 D、运算的结果最大为 2的 32次
4、方 13、下列选项中 , 描述浮点数操作速度的指标是 () A、 MIPS B、 CPI C、 IPC D、 MFLOPS 14、当前设计高性能计算机的重要技术途径是 () A、提高 CPU 主频 B、采用非冯诺依曼结构 C、扩大主存容量 D、采用并行处理技术 答案 : 1、 A 2、 B 3、 D 4、 B 5、 C 6、 B 7、B 8、 A 9、 B 10、 B 11、 D 12、 B 13、D 14、 D 第三章练习习题 ( 一 ) 2017-05-04 马辉 安阳师院 mh 1、连接计算机与计算机之间的总线属于 () 总线 A、片内 B、系统 C、通信 D、都不对 2、挂接在总线上的
5、多个部件 () A、只能分时向总线发送数据 , 并只能分时从总线上接收数据 B、只能分时向总线发送数据 , 但可同时从总线接收数据 C、可同时向总线发送数据 , 并同时从总线接收数据 D、可同时向总线发送数据 , 但只能分时从总线接收数据 3、在总线上 , 同一时刻 () A、只能有一个主设备控制总线传输 操作 B、只能有一个从设备控制总线传输操作 C、只能有一个主设备和一个从设备控制总线传输操作 D、可以有多个主设备控制总线传输操作 4、总线是计算机各部件交换信息的公共通路 , 当使用总线传送数据时在每一时刻在总线上传送 () A、多个部件发送给多个部件的信息 B、多个部件发送给一个部件的信
6、息 C、一个部件发送给一个部件的多组信息 D、一个部件发送给多个部件的一组信息 5、系统总线是指 () A、运算器 、 控制器 、 寄存器之间的连接部件 B、运算器 、 寄存器 、 主存之间的连接部件 C、运算器 、 寄存器 、 外围设备之间的连接部件 D、 CPU、主存 、 外围设备之间的连接部件 6、系统级的总线是用来连接 () A、 CPU 内部的运算器和寄存器 B、主机系统板上的所有部件 C、主机系统板上的各个芯片 D、系统中的各个功能模块或设备 7、计算机使用总线结构的主要优点是便于实现积木化 , 缺点是 () A、地址信息 、 数据信息和控制信息不能同时出现 B、地址信息和数据信息
7、不能同时出现 C、两种信息源的代码在总线中不能同时出现 D、都不对 8、下面所列的 () 不属于系统总线接口的功能 A、数据缓存 B、数据转换 C、状态设置 D、完成算术逻辑运算 9、地址总线 、 数据总线 、 控制总线三类是根据 () 来划分的 A、总线所处的位置 B、总线传送的内容 C、总线的传送方式 D、总线的传送方向 10、系统总线中地址线的功能是 () A、用于选择主存单元地址 B、用于选择进行信息传输的设备 C、用于选择外存地址 D、用于指定主存或 IO 设备接口的地址 11、 CPU的控制总线提供 () A、数据信号流 B、所有存储器和 IO设备的时序信号及控制信号 C、来自 I
8、O 设备和存储器的响应信号 D、包含 B 和 C 12、在系统总线的数据线上 , 不可能传输的是 () A、指令 B、操作数 C、握手 ( 应答 ) 信号 D、中断类型号 答案 : 1、 C 2、 B 3、 A 4、 D 5、 D 6、 D 7、C 8、 D 9、 B 10、 D 11、 D 12、 C 第三章练习习题 ( 二 ) 2017-05-08 马辉 安阳师院 mh 1、串行总线主要用于 () A、连接主机与外围设备 B、连接主存与 CPU C、连接运算器与控制器 D、连接 CPU 内部各部件 2、不同信号在同一条信号线上分时传输的方式称为 () A、并行传输方式 B、串行传输方式 C
9、、总线复用方式 D、分离式通信 3、在一个 16 位的总线系统中 , 若时钟频率为 100MHz,总线周期为 5 个时钟周期传输一个字 , 则总线带宽是 () A、 4MBps B、 40MBps C、 16MBps D、 64MBps 4、某总线有 104 根信号线 , 其中数据总线 32根 , 若总线工作频率为 33MHz,则其理论最大传输率为 () A、 33MBps B、 64MBps C、 132MBps D、 164MBps 5、在链式查询方式下 , 越靠近控制器的设备 () A、优先级越高 , 得到总线使用权的机会越多 B、优先级越低 , 得到总线使用权的机会越少 C、优先级越低
10、 , 得到总线使用权的机会越多 D、优先级越高 , 得到总线使用权的机会越少 6、若总线位宽为 16位 , 总线时钟频率为 8MHz,完成一次数据传输需 2个总线时钟周期 , 则总线数据传输率为 () A、 16Mbps B、 8Mbps C、 16MBps D、 8MBps 7、假设某系统总线在一个总线周期中能并行传输 4字节的信息 , 一个总线周期占用 2个时钟周期 , 总线时钟频率为 10MHz,则总线带宽是 () A、 10MBps B、 20MBps C、 40MBps D、 80MBps 8、设一个 32位微处理器配有 16位的外部数据总线 , 若时钟频率为 50MHz,若总线传输
11、最短周期为 4个时钟周期 , 则总线的最大数据传输率为 () A、 12.5MBps B、 25MBps C、 50MBps D、 16MBps 9、在三种集中式总线仲裁中 ,() 方式对电路故障最敏感 A、链式查询 B、计数器定时查询 C、独立请求 D、都一样 10、在独立请求方式下 , 若有 N 个设备 , 则 () A、需 N个总线请求信号和 N个总线响应信号 B、有一个总线请求信号和 N个总线响应信号 C、总线请求信号多于总线响应信号 D、总线请求信号少于总线响应信号 11、在链式查询方式下 , 若有 N 个设备 , 则 () A、有 N条总线请求信号 B、共用一条总线请求信号 C、有
12、 N-1条总线请求信号 D、无法确定 答案 : 1、 A 2、 C 3、 B 4、 C 5、 A 6、 D 7、 B 8、B 9、 A 10、 A 11、 B 第三章练习习题 ( 三 ) 2017-05-09 马辉 安阳师院 mh 1、总线主设备是指 () A、掌握总线控制权的设备 B、申请作为主设备的设备 C、被从设备访问的设备 D、总线裁决部件 2、总线的从设备是指 () A、申请作为从设备的设备 B、被主设备访问的设备 C、掌握总线控制权的设备 D、总线源设备 3、总线上信息的传输总是由 () A、 CPU启动 B、总线控制器启动 C、总线主设备启动 D、总线从设备启动 4、以下叙述中错
13、误的是 () A、总线结构的传送方式可以提高数据的传输速度 B、与独立请求发送相比 , 链式查询方式对电路的故障更敏感 C、 PCI总线采用同步传输协议和集中式仲裁方式 D、总线的带宽是总线本身所能达到的最高传输速率 5、同步控制方式是 () A、只适用于 CPU 控制的方式 B、只适用于外围设备控制的方式 C、由统一时序信号控制的方式 D、所有指令执行时间都相同的方式 6、同步通信之所以比异步通信具有较高的传输速度 , 是因为 () A、同步通信不需要应答信号且总线长度较短 B、同步通信用一个公共的时钟信号进行同步 C、同步通信中 , 各部件存取时间比较接近 D、以上各项因素的综合结 果 7
14、、以下各项中 ,() 是同步传输的特点 A、需要应答信号 B、各部件的存取时间比较接近 C、总线长度较长 D、总线周期长度可变 8、在同步通信中 , 一个总线周期的传输过程通常是 () A、先传送数据 , 再传送地址 B、先传送地址 , 再传送数据 C、只传送数据 D、都不对 9、总线的异步通信方式 () A、不采用统一时钟信号 , 只采用握手信号 B、既采用统一时钟信号 , 又采用握手信号 C、既不采用统一时钟信号 , 又不采用握手信号 D、采用统一时钟信号 , 不采用握手信号 10、下列选项中英文缩写均为总线标准的是 () A、 PCI、 CRT、 USB、 EISA B、 ISA、 CP
15、I、 VESA、 EISA C、 ISA、 SCSI、 RAM、 MIPS D、 ISA、 EISA、 PCI、 PCI-Express 11、在目前计算机上广泛使用的 U 盘 , 其接口使用的总线标准是 () A、 VESA B、 USB C、 AGP D、 PCI 答案 : 1、 A 2、 B 3、 C 4、 A 5、 C 6、 D 7、 B 8、B 9、 A 10、 D 11、 B 第四章练习习题 ( 一 ) 2017-05-27 马辉 安阳师院 mh 1、和外存储器相比 , 内存储器的特点是 () A、容量大 、 速度快 、 成本低 B、容量大 、 速度慢 、 成本高 C、容量小 、
16、速度快 、 成本高 D、容量小 、 速度快 、 成本低 2、存储体按照一定的顺序划分成许多存储单元 , 存储单元有一个编号 , 称为存储单元的地址 , 访问存储器必须按照地址进行 , 存储单元中存放的是() A、存储器单元的地址编号 B、指定单元存放的数据 C、将要写入存储单元的内容 D、访问存储器的控制命令 3、磁盘属于 () 类型的存储器 A、随机存取存储器 B、只读存储器 C、顺序存取存储器 D、直接存取存储器 4、某计算机系统 , 其操作系统保存在硬盘上 , 其内存储器应该采用 () A、 RAM B、 ROM C、 RAM 和 ROM D、都不对 5、计算机的存储系统是指 () A、
17、 RAM B、 ROM C、主存储器 D、 Cache、主存储器和外存储器 6、一般存储系统由三级组成 , 下 列关于各级存储器的作用及速度 、 容量的叙述中正确的是 () A、主存存放正在 CPU 中运行的程序 , 速度较快 , 容量很大 B、 Cache 存放当前所有频繁访问的数据 , 特点是速度最快 、 容量较小 C、外存存放需联机保存但暂时不执行的程序和数据 , 容量很大且速度很慢 D、外存存放需联机保存但暂时不执行的程序和数据 , 容量很大且速度很快 7、以下器件中存取速度最快的是 () A、 Cache B、主存 C、寄存器 D、磁盘 8、在下列几种存储器中 , CPU 可直接访问
18、的是 () A、主存储器 B、磁盘 C、磁带 D、光盘 9、下列叙述中 ,() 是正确的 A、主存可由 RAM 和 ROM 组成 B、主存只能由 RAM组成 C、主存只能由 ROM组成 D、都不对 10、在存储器层次结构中 , 存储器从速度最快到最慢的排列顺序是 () A、寄存器 -主存 -Cache-辅存 B、寄存器 -主存 -辅存 -Cache C、寄存器 -Cache-辅存 -主存 D、寄存器 -Cache-主存 -辅存 11、在存储器层次结构中 , 存储器从容量最大到最小的排列顺序是 () A、寄存器 -主存 -Cache-辅存 B、寄存器 -主存 -辅存 -Cache C、辅存 -主
19、存 -Cache-寄存器 D、寄存器 -Cache-主存 -辅存 12、用户程序所存放的主存空间属于 () A、随机存取存储器 B、只读存储器 C、顺序存取存储器 D、直接存取存储器 答案 : 1、 C 2、 B 3、 D 4、 C 5、 D 6、 C 7、 C 8、 A 9、A 10、 D 11、 C 12、 A 第四章练习习题 ( 二 ) 2017-05-31 马辉 安阳师院 mh 1、以下 () 表示从主存 M 中读出数据 A、 M(MAR) MDR B、 (MDR) M(MAR) C、 M(MDR) MAR D、 (MAR) M(MDR) 2、以下 () 表示向主存 M中写入数据 A、
20、 M(MAR) MDR B、 (MDR) M(MAR) C、 M(MDR) MAR D、 (MAR) M(MDR) 3、下列说法中正确的是 () A、半导体 RAM信息可读可写 , 且断电后仍能保持记忆 B、 DRAM是易失性 RAM,而 SRAM 中的存储信息是不易失的 C、半导体 RAM是易失性 RAM,但只要电源不断电 , 所存信息是不丢失的 D、半导体 RAM是非易失性的 RAM 4、下面有关系统主存的叙述中 , 错误的是 () A、 RAM是可读可写存储器 , ROM是只读存储器 B、 ROM和 RAM的访问方式相同 , 都采用随机访问方式进行 C、系统的主存由 RAM 和 ROM
21、组成 D、系统的主存都是用 DRAM芯片实现的 5、静态半导体存储器 SRAM指 () A、在工作过程中 , 存储内容保持不变 B、在断电后信息仍保持不变 C、不需动态刷新 D、芯片内部有自动刷新逻辑 6、半导体静态存储器 SRAM 的存储原理是 () A、依靠双稳态电路 B、依靠定时刷新 C、依靠读后再生 D、信息不再变化 7、动态 RAM 的特点是 () A、工作中存储内容动态地变化 B、工作中需要动态地改变访存地址 C、每隔一定时间刷新一遍 D、每次读出后需根据原存内容全部刷新一遍 8、和静态 RAM 相比 , 动态 RAM具有 () 优点 A、容量能随应用任务需要动态变化 B、成本低
22、、 功耗低 C、掉电后内容 不会丢失 D、内容不需要再生 9、 DRAM 的刷新是以 () 为单位进行的 A、存储单元 B、行 C、列 D、存储元 10、某 SRAM芯片 , 其存储容量为 64K 16位 , 该芯片的地址线和数据线数目为 () A、 64、 16 B、 16、 64 C、 64、 8 D、 16、 16 11、某存储器容量为 32K 16 位 , 则 () A、地址线为 16 根 , 数据线为 32根 B、地址线为 32 根 , 数据线为 32根 C、地址线为 15 根 , 数据线为 16根 D、地址线为 15 根 , 数据线为 32根 12、在存储器芯片中 , 地址译码采用
23、双译码方式是为了 () A、扩大寻址范围 B、减少存储单元数目 C、增加存储单元数目 D、减少存储单元选通线数目 13、在 1K 1位的存储芯片中 , 采用双译码方式 , 译码器的输出信号有 ()条 A、 1024 B、 64 C、 32 D、 10 答案 : 1、 A 2、 B 3、 C 4、 D 5、 C 6、 A 7、 C 8、 B 9、B 10、 D 11、 C 12、 D 13、 B 第四章练习习题 ( 三 ) 2017-06-01 马辉 安阳师院 mh 1、以下四种类型的半导体存储器中 , 以传输同样多的字为比较条件 , 则读出数据传输率最高的是 () A、 DRAM B、 SRA
24、M C、 FLASH D、 EEPROM 2、既具有 SRAM 读写的灵活性和较快的访问速度 , 又在断电后可不丢失信息的 ROM 是 () A、 EEPROM B、 FLASH C、 EPROM D、 PROM 3、下列存储器中可电改写的只读存储器是 () A、 EEPROM B、 EPROM C、 ROM D、 RAM 4、下列几种存储器中 ,() 是易失性存储器 A、 Cache B、 EPROM C、 Flash Memory D、 CDROM 5、下列各类存储器中 , 不采用随机方式的是 () A、 EPROM B、 CDROM C、 DRAM D、 SRAM 6、某内存若为 16M
25、B,则表示其容量为 () KB A、 16 B、 16384 C、 1024 D、 16000 7、 若数据在存储器中采用以低字节地址为字地址的存放方式 , 则十六进制数 12345678H 的存储字节顺序按地址从小到大依次是 () A、 12345678 B、 78563412 C、 87654321 D、 34127856 8、某计算机字长为 32 位 , 存储器容量为 16MB, CPU按半字寻址时可寻址的单元数为 () A、 224 B、 223 C、 222 D、 221 9、某计算机字长为 16 位 , 存储器容量为 64KB, CPU按字寻址 , 其可寻址的单元数是 () A、 64K B、 32KB C、 32K D、 64KB 10、 4片 16K 8 位的存储芯片 , 可设计为 () 容量的存储器 A、 32K 16位 B、 16K 16位 C、 32K 8位 D、 8K 16位 11、 16片 2K 4 位的存储器可以设计为 () 存储容量的 16 位存储器 A、 16K B、 32K C、 8K D、 2K 12、设 CPU 地址总线有 24根 , 数据总线有 32根 , 用 512K 8位的 RAM芯片构成该机的主存储器 , 则该机主存最多需要 () 片这样的存储芯片 。
Copyright © 2018-2021 Wenke99.com All rights reserved
工信部备案号:浙ICP备20026746号-2
公安局备案号:浙公网安备33038302330469号
本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。