ImageVerifierCode 换一换
格式:DOC , 页数:2 ,大小:37.75KB ,
资源ID:285026      下载积分:1 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-285026.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(基于CPLD的数字时钟电路设计【任务书】.doc)为本站会员(文初)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

基于CPLD的数字时钟电路设计【任务书】.doc

1、本科毕业设计(论文)任务书 电气工程及其自动化 基于 CPLD的数字时钟电路设计 一、主要任务与目标: 毕业设计采用的主芯片是 CPLD( Altera的 EPM3128A)。利用 CPLD实现分频功能 ,使 10M的晶振输入分频输出两路脉冲。一路 1K输出用于秒表功能,另一路 10Hz用于计时功能。 设计一个具有计时、日历、秒表三种模式的综合计时系统。 二、主要内容与基本要求: 设计一个具有计时、日历、秒表三种模式的综合计时系统。 ( 1)要求计时和日历模块的精度大于 0.1s。 ( 2)要求秒表的精度大于 0.01s。 ( 3)要求写出相应的 VHDL程序。 ( 4)要求画出各个模块的原理

2、图。 通过本次设计要求学生掌握 CPLD编程的 2种基本方法,掌握常用的总线方式下的键盘、显示电路设计方法。 三、计划进度: 毕业设计 期限:自 2010年 11月 15日至 2011年 4月 15日。 第一阶段( 4周):分析任务,收集资料,完成开题报告、文献综述、外文翻译。第二阶段( 6周):学习掌握异步电机变频调速控制技术,撰写毕业论文。 第三阶段( 2周):论文修改、准备答辩材料。 四、主要参考文献: 1 褚振勇 ,翁木云 .FPGA设计及应用 M.西安:西安电子科技大学出版社,200.7 2 柯庚 .PLD与 SOPC系统设计技术 M. 北京:国防工业出版社, 2006.1 3 Peter J.Ashenden. VHDL设计指南 M. 北京:机械工业出版社, 2005.6 4 曾繁泰等 . EDA工程实践 M . 北京:清华大学出版社, 2004.7 5 徐志军 ,徐光辉 . CPLD/FPGA的开发与应用 M . 北京: 电子工业出版 , 2002.1 6 王开军,姜宇柏等面向 CPLD/FPGA的 VHDL设计 M北京:机械工业出版社, 2006, 10. 7 邢建平,曾繁泰 VHDL程序设计教程 M北京:清华大学出版社, 2005,11.

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。