1、一、填空题1、与十进制数 58 对应的 8421BCD 码是(01011000) ,对应的十六进制数是(3A) 。2、已知函数 ,则使 Y = 0 的最小项有( 9 )个。)1,975,431(),(DCBAY3、一个 3 位移位寄存器,经过( 3 )个时钟脉冲后,3 位串行输入数码全部存入寄存器;再经过( 3 )个时钟脉冲后可串行输出 3 位数码。4、施密特触发器常用于对脉冲波形的( 整形 )5、双极型三极管的三个极分别是( ) 、 ( )和( ) 。6、滤波通常是利用()或()的能量存储功能来实现的。7、三端式集成稳压器中的“三端”指的是( ) 、 ( )和( )三个端子。8、函数 = (
2、1 ) 。11Y9、使函数 取值为 1 的最小项有( 3 )个。(,)ABCAC10、函数 L(A、B、C、D)= m(5、7、13、14)+ d(3、9、10、11、15)的最简与或表达式为:L =( ) 。11、右图为某函数的卡诺图,其最简与或式为( ) ,最简与非式为( ) 。12、n 位地址码的数据选择器可以从( )个输入信号中选择一个送到输出端。13、2 n选 1 数据选择器有( )位地址码。14、信息可随时写入或读出,断电后信息立即全部消失的存储器是( RAM ) 。15、编码电路和译码电路中, (编码)电路的输出是二进制代码。16、集成电路的规模大小是由集成度的高低决定的,根据集
3、成度的高低,集成电路可分为() 、 () 、 ()和()四种类型。二、选择题1、TTL 三态门电路如图 5 所示,其输出函数 F 为( ) 。A、AB B、CD C、高阻态 D、低阻态2、一位二进制数 a,b 进行比较,若 ab,则其输出为( ) 。A、 B、 C、 D、ba3、若 ABCDE 为最小项,则它有逻辑相邻项个数为( )A、5 B、5 2 C、5 8 D、324、下列门电路属于双极型的是( )A、OC 门 B、PMOS C、NMOS D、CMOS5、TTL 异或门,输入端悬空意味着( )A、0 电平 B、1 电平 C、随意值 D、接电源电压6、在以下各种电路中,属于组合电路的有(
4、) 。A、RAM B、触发器 C、寄存器 D、数据分配器7、下列触发器中不能用于移位寄存器的是( ) 。A、D 触发器 B、JK 触发器 C、基本 RS 触发器 D、T 触发器8、设集成十进制加法计数器的初态为 Q3Q2Q1Q01001,则经过 55 个 CP 脉冲以后计数器的状态为( )A、0000 B、0100 C、0101 D、10019、寄存器没有( )功能。A、移位 B、比较 C、并/串转换 D、计数10、CMOS 逻辑电路是以( )为基础的集成电路。A、NMOS 管 B、三极管 C、 PMOS 管 D、NMOS 管和 PMOS 管11、下列描述不正确的是( )A、触发器具有两种状态
5、,当 Q=1 时触发器处于 1 态。B、时序电路必然存在状态循环C、异步时序电路的响应速度比同步时序电路的响应速度慢D、边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象。12、逻辑函数表示式为 ,约束条件为 ,则化)14,26,0(),(DCBAF 0CDA简后的最简与或式为( )A. B. C. D. BFBAFBDAF13、(71) 8相应的余 3 码应为( )A.01010111 B.01110001C.10001010 D.1010010014、如图所示逻辑电路中,已知 A 为 1 态,当C 时钟脉冲到来后,JK 触发器具备( )功能。A. 置 0 B. 置 1
6、 C. 不定 D. 计数15、时钟有效边沿到来时,输出状态和输入信号相同的触发器叫( ) 。ARS 触发器 BD 触发器CT 触发器 DJK 触发器16、下列描述不正确的是( )A.维持阻塞 D 触发器与 D 触发器具有相同的特征方程B.主从 JK 触发器由两个 JK 触发器构成C.主从 JK 触发器从触发器具有一次翻转性D.上面描述至少有一个不正确17、时序逻辑电路的一般结构由组合电路与( )组成。A全加器 B存储电路 C译码器 D选择器18、多谐振荡器与单稳态触发器的区别之一是( )A.前者有 2 个稳态,后者只有 1 个稳态B.前者没有稳态,后者有 2 个稳态C.前者没有稳态,后者只有
7、1 个稳态D.两者均只有 1 个稳态,但后者的稳态需要一定的外界信号维持19、555 构成的单稳态触发器的触发脉冲宽度 ti 与暂稳态维持时间 tw 之间应满足( )。A. titw D. 没有关系20、为产生一个定时脉冲,应采用( )A.单稳态触发电路 B.施密特触发器C.自由多谐振荡电路 D.计数器三、判断题1、 (T)若左移移位寄存器的现态为 Q0Q1Q2Q3 = 1101,则其次态应为 1011 或 1010。2、 (F)若右移移位寄存器的现态为 Q0Q1Q2Q3 = 1101,则其次态应为 1110 或 1011。3、 (F)若 AX+C=AX+D,则 C=D。4、 (T)连续“同或
8、”111 个 0 的结果是 0。5、 (F) “TTL”电路的含义是三极管三极管逻辑电路,因此,TTL 电路全部是由三极管构成的,而与二极管等其它元件无关。6、 (T)在计数器电路中,同步置零与异步置零的区别在于置零信号有效时,同步置零还需要等到时钟信号到达时才能将触发器置零,而异步置零不受时钟的控制。7、 (F)在计数器中,只有同步计数器才能实现对输入时钟信号的分频功能。8、 (T)若 AB=0,则有 。BA9、 (F)液晶显示器同 LED 数码管一样,只要通电,就能够显示字型。10、 (T)RS 触发器的“不定”状态指的是当输入 R、S 从“同时有效”变为“同时无效”后,触发器的状态不能确
9、定。四、逻辑式化简1、用公式法化简逻辑函数: CDABCAY2、用卡诺图法化简逻辑函数 DCABD五、分析设计题1、课本 P224 的 8.24 题:要求:(1)画出 X 和 Y 真值表或卡诺图;(2)求出 X 和 Y 的逻辑式;(3)用 74LS138 实现 X 的逻辑式;(4)用 74LS151 实现 Y 的逻辑式;2、JK 触发器及 CP、J、K、 的波形分别如图 37(a) 、 (b)所示,试画出 Q 端的波形。 (设 Q 的初态为“0” )DRSR1 J1 KC P“ 1 ”DRQQJKDRC P解:Q 端的波形如图 371:3、D 触发器及输入信号 D、 的波形分别如图 38(a) 、 (b )所示,试画出 Q 端的波形。 (设 Q 的初态为“0” )RR1 DC PDRQQDDC PDR解:Q 端的波形如下图所示:QDC PDR4、分析下图中的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。JKC PQ图 3715、试用一片集成同步十六进制计数器 74LS161 和与非门接成 11 进制计数器。 (74LS161 的功能表见表 3)要求:根据图 10 分别用置数法和置零法实现连接。