ImageVerifierCode 换一换
格式:DOC , 页数:48 ,大小:9.15MB ,
资源ID:3448185      下载积分:5 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-3448185.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(《数字逻辑电路与系统设计》(蒋立平版)习题答案.doc)为本站会员(文初)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

《数字逻辑电路与系统设计》(蒋立平版)习题答案.doc

1、蒋立平版数字逻辑电路与系统设计第 1 章习题及解答1.1 将下列二进制数转换为等值的十进制数。(1) (11011) 2 (2) (10010111) 2(3) (1101101) 2 (4) (11111111) 2(5) (0.1001) 2 (6) (0.0111) 2(7) (11.001) 2 (8) (101011.11001) 2题 1.1 解:(1) (11011) 2 =(27) 10 (2) (10010111) 2 =(151) 10(3) (1101101) 2=(109) 10 (4) (11111111) 2 =(255) 10(5) (0.1001) 2 =(0.

2、5625) 10 (6) (0.0111) 2 =(0.4375) 10(7) (11.001) 2 =(3.125) 10 (8) (101011.11001) 2 =(43.78125)101.3 将下列二进制数转换为等值的十六进制数和八进制数。(1) (1010111) 2 (2) (110111011) 2(3) (10110.011010) 2 (4) (101100.110011) 2题 1.3 解:(1) (1010111) 2 =(57) 16 =(127) 8(2) (110011010) 2 =(19A) 16 =(632) 8(3) (10110.111010) 2 =(

3、16.E8) 16 =(26.72) 8(4) (101100.01100001) 2 =(2C.61) 16 =(54.302) 81.5 将下列十进制数表示为 8421BCD 码。(1) (43) 10 (2) (95.12) 10(3) (67.58) 10 (4) (932.1) 10题 1.5 解:(1) (43) 10 =(01000011) 8421BCD (2) (95.12) 10 =(10010101.00010010) 8421BCD(3) (67.58) 10 =(01100111.01011000) 8421BCD (4) (932.1) 10 =(100100110

4、010.0001) 8421BCD1.7 将下列有符号的十进制数表示成补码形式的有符号二进制数。(1) +13 (2)9 (3)+3 (4)8题 1.7 解:(1) +13 =(01101) 2 (2)9 =(10111) 2(3) +3 =(00011) 2 (4)8 =(11000) 21.9 用真值表证明下列各式相等。(1) BAB(2) C(3)(4) ABA题 1.9 解:(1) 证明 BAAB0 0 0 00 1 1 11 0 1 11 1 1 1(2) 证明 ACBAACB0 0 0 0 00 0 1 0 00 1 0 0 00 1 1 0 01 0 0 0 01 0 1 1 1

5、1 1 0 1 11 1 1 0 0(3) 证明 CBAACBA0 0 0 1 10 0 1 0 00 1 0 1 10 1 1 0 01 0 0 0 01 0 1 0 01 1 0 1 11 1 1 0 0(4) 证明 CABACAB0 0 0 1 10 0 1 0 00 1 0 1 10 1 1 0 01 0 0 1 11 0 1 1 11 1 0 0 01 1 1 0 01.11 用逻辑代数公式将下列逻辑函数化成最简与或表达式。(1) DCABAF(2) (3) (4) DCBAF(5) (6) 题 1.11 解:(1) BCADBCAF(2) (3) (4) DCBAADCBF(5)

6、(6) 或CABCBAF CAB1.13 用卡诺图将下列逻辑函数化成最简与或表达式。(1) 且D0(2) 且 不能同时为 0 或同时为 1BACFC,(3) 4,27653, dm(4) ,9318,0(5) 15,DCBAF(6) 20,95,3dm题 1.13 解:(1) 且CABAFDBDB(2) 且 不能同时为 0 或同时为 1C,F(3) 4,27,653, dmBA(4) 1,093,1,80,DCFBA(5) ,542, dm或DFCADF(6) 13,01,985,3,CBA1.15 将下列逻辑函数化简为或非或非式。(1) CBAF(2) CBACAF(3) DB(4) 13,

7、09,82),(m题 1.15 解:(1) CBAF或 BACBF(2) CACBF(3) 10,98,mDA(4) 3,2),(CBFDBA第 2 章习题及解答2.1 判断图 P2.1 所示电路中各三极管的工作状态,并求出基极和集电极的电流及电压。+ 6 V+ 1 2 V+ 6 V1 k3 k5 0 k3 0 k( a )( b ) = 5 0= 2 0图 P2.1题 2.1 解:(a)三极管为放大状态;设 有:VCES3.0mAIB16.5076 mAIC3.5016.VB7.0VC7.6(b)三极管为饱和状态;B. CES3.0mAI17.036mAI9162.3 试画出图 P2.3 中

8、各门电路的输出波形,输入 A、B 的波形如图中所示。&=00ttABAAABBB 1F 1F 2F 3图 P2.3题 2.3 解:00ttAB0tF 10tF 20tF 32.5 指出图 P2.5 中各 TTL 门电路的输出为什么状态(高电、低电平或高阻态)?&1= 1F 8& 1&1& &F 1F 5F 2F 6F 3F 7F 4V C CV C CV C CV C CV C CV C CV C CV I HV I HV I LV I LV I LV I LE NE NV I Lk0k10k05k.图 P2.5题 2.5 解:; ; ; ;01F213F04为高阻; 为高阻; ; 。5678

9、2.7 在图 P2.7 各电路中,每个输入端应怎样连接,才能得到所示的输出逻辑表达式。&V C C& 1& 1BAF1 ABF2CDABF3 BAF4图 P2.7题 2.7 解:&V C C& 1& 1BAF1 ABF2CDABF3 BAF4A1BA0BABABABCD002.9 试写出图 P2.9 所示 CMOS 电路的输出逻辑表达式。(a) (b) 图 P2.9题 2.9 解:;BAF1 BAF22.11 试写出图 P2.11 中各 NMOS 门电路的输出逻辑表达式。图 P2.11题 2.11 解: ; ;AF1BCA2 CDABEDBEF32.13 试说明下列各种门电路中哪些可以将输出端

10、并联使用(输入端的状态不一定相同)。(1)具有推拉式输出级的 TTL 电路;(2)TTL 电路的 0C 门;(3)TTL 电路的三态输出门;(4)普通的 CMOS 门;(5)漏极开路输出的 CMOS 门;(6)CMOS 电路的三态输出门。题 2.13 解:(1)、 (4)不可以;(2) 、 (3) 、 (5) 、 (6)可以。第 3 章习题及解答3.1 分析图 P3.1 所示电路的逻辑功能,写出输出逻辑表达式,列出真值表,说明电路完成何种逻辑功能。F&AB 1 1 1图 P3.1题 3.1 解:根据题意可写出输出逻辑表达式,并列写真值表为:BAF该电路完成同或功能3.2分析图 P3.3 所示电

11、路的逻辑功能,写出输出 和 的逻辑表达式,列出真值表,说1F2明电路完成什么逻辑功能。A B F0 0 10 1 01 0 01 1 1& 1 11& 1ABCFF12图 P3.3题 3.3 解:根据题意可写出输出逻辑表达式为: ACBFCBAF21列写真值表为:A B C F1 F20 0 0 0 00 0 1 1 00 1 0 1 00 1 1 0 11 0 0 1 01 0 1 0 11 1 0 0 11 1 1 1 1该电路构成了一个全加器。3.5 写出图 P3.5 所示电路的逻辑函数表达式,其中以 S3、S 2、S 1、S 0 作为控制信号,A,B 作为数据输入,列表说明输出 Y 在 S3S 0 作用下与 A、B 的关系。

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。