ImageVerifierCode 换一换
格式:DOC , 页数:4 ,大小:200.50KB ,
资源ID:3523514      下载积分:20 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-3523514.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(全局时钟资源.doc)为本站会员(hw****26)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

全局时钟资源.doc

1、常用的与全局时钟资源相关的 Xilinx器件原语常用的与全局时钟资源相关的 Xilinx器件原语包括IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、BUFGMUX、BUFGDLL 和 DCM。1、 IBUFG即输入全局缓冲,是与专用全局时钟输入管脚想连接的首级全局缓冲。所有从全局时钟管脚输入的信号必须经过 IBUFG单元,否则在布局布线时会报错。如图所示为IBUFG示意图。2、 IBUFGDS是 IBUFG的差分形式,当信号从一对差分全局时钟管脚输入时,必须使用IBUFGDS作为全局时钟输入缓冲。如图所示为 IBUFGDS示意图。3、 BUFG即全局缓冲,它的输入是 IBUFG

2、的输出,BUFG 的输出到达 FPGA/CPLD内部的IOB、CLB、Block Select RAM 的时钟延迟和抖动最小。如图所示为 BUFG示意图。4、 BUFGCE是带有时钟使能端的全局缓冲。它有一个输入 I、一个使能 CE、一个输出端 O。仅当 BUFGCE的使能端 CE有效(高电平)时,BUFGCE 才有输出。5、 BUFGMUX是全局时钟选择缓冲,它有 I0和 I1两个输入,一个控制端 S,一个输出端 O。当 S为低电平时输出时钟为 I0,反之为 I1。需要指出的是 BUFGMUX的应用十分灵活,I0和 I1两个输入时钟甚至可是为异步关系。6、 BUFGP相当于 IBUFG加上

3、BUFG。7、BUFGDLL 是全局缓冲延迟锁相环,相当于 BUFG与 DLL的结合。在早期设计经常使用,用以完成全局时钟同步、驱动等功能。随着数字时钟管理单元(DCM)的日益完善,目前 BUFGDLL的应用已经逐渐被 DCM取代。8、 DCM(Digital Clock Manager)即数字时钟管理单元,主要完成始终的同步、移相、分频、去抖动(skew)等。严格的说 DCM本身并不是全局时钟资源,但是由于 DCM与全局时钟有着密不可分的关系,为了达到最小的延迟和抖动,几乎所有的 DCM应用都要使用全局时钟缓冲资源。Xilinx全局时钟资源的使用方法有以下 5种:1、 IBUFG + BUF

4、G 的使用方法IBUFG后面连接 BUFU的方法是最基本的全局时钟资源的使用方法,由于 IBUFG组合BUFU相当于 BUFG,所以在这种使用方法也称为 BUFGP方法,如图所示:2、 IBUFGDS + BUFG的使用方法当输入时钟为差分信号时,需要使用 IBUFGDS代替 IBUFG。3、 IBUFG + DCM + BUFG的使用方法这种使用方法最为灵活,对全局时钟的控制更加有效。通过 DCM模块不仅能对时钟进行同步、移相、分频、倍频等变换,并且可以使全局时钟的输出达到无抖动延迟(“0”skew) 。4、 Logic + BUFG 的使用方法BUFG不但可以驱动 IBUFG的输出,还可以

5、驱动其他普通信号的输出。当某个信号(时钟、使能、快速路径)的扇出非常大,并且要求抖动延迟最小时,可以使用 BUFG驱动该信号,使该信号利用全局时钟资源。 (注:普通 IO的输入或普通片内信号进入全局时钟布线层需要一个固有的延时,一般在 10ns左右,即普通 IO的输入或普通片内信号从输入到 BUFG输出有一个约 10ns左右的固有延时,但是 BUFG的输出到片内所有单元的延时可以忽略不计为 0ns) 。5、 Logic + DCM + BUFG的使用方法DCM同样也可以控制并变换普通时钟信号。也就是说 DCM的输入依然可以是普通片内信号。使用 Xilinx全局时钟资源的注意事项Xilinx全局

6、时钟资源必须满足的重要原则是:“使用 IBUFG或 IBUFGDS的充分必要条件是信号从专用全局时钟管脚插入。 ”即信号只要是从全局时钟管脚输入,不论它是否为时钟信号,都必须使用 IBUFG或 IBUFGDS,如果对一个信号使用了 IBUFG或 IBUFGDS硬件原语,则该信号一定是从全局时钟管脚输入的。如违反了这个规则,那么布局布线时就会出错。(在 FPGA/CPLD结构中 IBUFG或 IBUFGDS的输入端仅仅与芯片的专用全局时钟输入管脚有物理连接,与普通 IO和其他内部 CLB等没有物理连接。 )另外,BUFGP(IBUFG+BUFG)也必须遵循这个原则。第二全局时钟资源第二全局时钟资

7、源,也叫长线资源。它是分布在芯片的行、列的栅栏(Bank)上,一般采用copper、aluminium 工艺;其长度和驱动能力仅次于全局时钟资源。与全局时钟相似,第二全局时钟资源直接同 IOB、CLB、Block Select RAM等逻辑单元连接,第二全局时钟信号的群动能力和时钟抖动延迟等指标仅次于全局时钟信号。在设计中一般将频率高、扇出数多的时钟、使能、高速路径等信号指定为第二全局时钟信号。全局时钟资源是准们布线资源,它存在于全铜布线层上,用户使用全局时钟资源并不会影响芯片的其他布线资源。换句话说,全局时钟资源是“不用白不用”的布线资源。而第二全局时钟资源与之不同,它使用的是芯片内部的布线资源。在设计的密度非常大(面积利用率高于 90%)的情况下,使用所有的第二全局时钟资源会给设计的布局布线带来负面影响,可能导致芯片布线不成功。

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。