ImageVerifierCode 换一换
格式:DOC , 页数:2 ,大小:26KB ,
资源ID:3552722      下载积分:20 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-3552722.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(SDRAM操作小结.doc)为本站会员(hw****26)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

SDRAM操作小结.doc

1、SDRAM 操作小结1,SDRAM 的地址线,在我们一般用的什么 SRAM 啊,PSRAM 啊,RAM 啊,一般而言都是有多少根地址线,然后可以算出寻址空间,比如有 11 根地址线,那寻址空间就是 2 的 11 次方减 1。但是 SDRAM 是分列地址和行地址的,行、列地址线是复用的,所以有时候我们看到说寻址空间有多大多大,但是看看地址线怎么就那么几根啊,呵呵。SDRAM 一般还有 2 根 BANK 的线,分成 4 个 BANK,在有的处理器的 SDRAM 控制模块中,这两根线可能映射到地址线的某两根去。一般芯片常按照以下方式写芯片的配置,比如 4Meg x 4 x 16,那这个芯片就是 25

2、6Mbits。其中 16 指数据线是 16 根,中间一个 4 是只分 4 个 BANK, 每个 BANK 是 4Meg。 2,SDRAM 的初始化 SDRAM 上电后使用前必须要经过一段初始化操作才可以使用。这个操作过程是标准的过程。这个过程如下 A: precharge B: auto-refresh C: Load Mode Register D: Normal Read/Write 在上电后输入初始化命令值钱,最少要 100us 延迟。 在输入 precharge命令后,因为必须是对所有 BANK 进行 Precharge,所以 A10 这个管脚要设置成高,因此在 Precharge 后

3、面要做一个读的操作,这个操作最主要的是在 SDRAM 的寻址空间里设置的地址必须是 A10 是高的。 在输入 Auto-refresh 命令后,一般要跟几句空操作或者读什么之类的,反正要达到延迟的目的,以使得 SDRAM 有时间来完成 refresh。 之后就是要设置 SDRAM 的模式寄存器,这个寄存器里一般设置了 burst 长度,CAS ,burst 类型,操作模式,还有是设置 SDRAM 是工作在单个读写操作还是 burst 操作下。而这个寄存器的设置也是通过地址线来设置的,所以在发出 Load Mode Register 命令后要做一个操作可是使得在 SDRAM 的地址线上出线的值就

4、是你要设置的值。这里很有必要提醒的一下的是,这个操作是 8 位的操作,切记切记。 设置完模式寄存器后就进入正常操作模式。 实际上具体的操作要跟选用的处理器的 SDRAM 控制模块相结合来设置。对于这些初始化命令比较直观的理解就是拿逻辑分析仪来分析。 在这里需要提醒一下 CAS 这个参数很重要。还有 SDRAM 必须要刷新的,因此刷新频率可以按照手册算出来的,但是设置的高一点也是可以的。常常 SDRAM 都有工作频率,但是也可以工作在低一点的频率上,比如 PC133的,你工作到 100 也是可以的,设置基本不需要修改。 3,其他 我们有时候看到有的原理图上数据线有倒过来接的,其实这个无所谓的,反

5、过接,写进去的就是反的,但是读出又反了一下,反反两次正好没反。 延伸一下到 DDR,其实 DDR 就是 SDRAM 外面加了一个乌龟壳。因此初始化是一样的。当然 DDR 一是多了一个把时钟频率反相的时钟,因此有 2 个相位差 180 度的时钟。这两个一般都是用同一个时钟源产生,一致性会比较好。还有多了 2 个 DQS,这个也是一个时序要求,一般 CPU 的控制模块都有设置好了。如果你使用的 CPU 不含有控制模块,那用 FPGA 去做一个控制模块的话,那就要好好研究时序了。 在有些处理器的控制模块中,由于 EMI 的设置,地址线映射关系复杂,因此推算会比较麻烦,一般如果没有什么映射的话,还是很容易操作的。

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。