ImageVerifierCode 换一换
格式:DOC , 页数:5 ,大小:82KB ,
资源ID:3552984      下载积分:20 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-3552984.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(TLC549中文介绍.doc)为本站会员(hw****26)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

TLC549中文介绍.doc

1、8 位串行模数转换器 TLC549 的应用1. 概述TLC549 是美国德州仪器公司生产的 8 位串行 A/D 转换器芯片,可与通用微处理器、控制器通过 CLK、CS、DATA OUT 三条口线进行串行接口。具有 4MHz 片内系统时钟和软、硬件控制电路,转换时间最长 17s, TLC549 为 40 000 次/s。总失调误差最大为0.5LSB,典型功耗值为 6mW。采用差分参考电压高阻输入,抗干扰,可按比例量程校准转换范围,V REF-接地,VREF+V REF-1V,可用于较小信号的采样。2. 芯片简介2.1TLC549 的内部框图和管脚名称TLC549 的内部框图和引脚名称如图 1 所

2、示。2.2 极限参数TLC549 的极限参数如下:电源电压:6.5V;输入电压范围:0.3VV CC0.3V;输出电压范围:0.3VV CC0.3V;峰值输入电流(任一输入端):10mA;总峰值输入电流(所有输入端):30mA;工作温度: TLC549C:070TLC549I:4085TLC549M:551253. 工作原理TLC549 均有片内系统时钟,该时钟与 I/O CLOCK 是独立工作的,无须特殊的速度或相位匹配。其工作时序如图 2 所示。当 CS 为高时,数据输出(DATA OUT)端处于高阻状态,此时I/O CLOCK 不起作用。这种 CS 控制作用允许在同时使用多片TLC549

3、 时,共用 I/O CLOCK,以减少多路(片)A/D 并用时的 I/O控制端口。一组通常的控制时序为:(1)将 CS 置低。内部电路在测得 CS 下降沿后,再等待两个内部时钟上升沿和一个下降沿后,然后确认这一变化,最后自动将前一次转换结果的最高位(D7)位输出到 DATA OUT 端上。(2) 前四个 I/O CLOCK 周期的下降沿依次移出第2、3、4 和第 5 个位(D6、D5 、D4 、D3),片上采样保持电路在第 4 个 I/O CLOCK 下降沿开始采样模拟输入。(3) 接下来的 3 个 I/O CLOCK 周期的下降沿移出第6、7、8(D2、D1、D0)个转换位,(4) 最后,片

4、上采样保持电路在第 8 个 I/O CLOCK 周期的下降沿将移出第 6、7、8(D2、D1 、D0) 个转换位。保持功能将持续 4 个内部时钟周期,然后开始进行 32 个内部时钟周期的 A/D 转换。第 8 个 I/O CLOCK 后,CS 必须为高,或 I/O CLOCK 保持低电平,这种状态需要维持 36 个内部系统时钟周期以等待保持和转换工作的完成。如果 CS 为低时 I/O CLOCK 上出现一个有效干扰脉冲,则微处理器/ 控制器将与器件的 I/O 时序失去同步;若 CS 为高时出现一次有效低电平,则将使引脚重新初始化,从而脱离原转换过程。在 36 个内部系统时钟周期结束之前,实施步

5、骤(1)(4) ,可重新启动一次新的 A/D 转换,与此同时,正在进行的转换终止,此时的输出是前一次的转换结果而不是正在进行的转换结果。若要在特定的时刻采样模拟信号,应使第 8 个 I/O CLOCK 时钟的下降沿与该时刻对应,因为芯片虽在第 4个 I/O CLOCK 时钟下降沿开始采样,却在第 8 个 I/O CLOCK 的下降沿开始保存。4. 应用接口及采样程序TLC549 可方便地与具有串行外围接口(SPI)的单片机或微处理器配合使用,也可与 51 系列通用单片机连接使用。与 51 系列单片机的接口如图 3 所示。其采样程序框图如图 4 所示,实际应用程序清单如下:初始化:SETB P1.2 ;置 CS 为 1。CLR P1.0 ;置 I/O CLOCK 为零。MOV R0 ,00H ;移位计数为零。A/D 过程:A/DP: CLR P1.2NOP ;等待 1.4s,NOP 数根据晶振情况选择NXT: SETB P1.0MOV C, P1.1RLC ACLR P1.0INC R0CJNE R0, 8,NXTMOV R0,00SETB P1.2MOV DTSVRM,A ;DTSVRM:DATA SAVE RAM.RETTLC549 片型小,采样速度快,功耗低,价格便宜,控制简单.适用于低功耗的袖珍仪器上的单路 A/D 或多路并联采样。

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。