ImageVerifierCode 换一换
格式:DOC , 页数:7 ,大小:228.59KB ,
资源ID:3867464      下载积分:20 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-3867464.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字电路分频.doc)为本站会员(hw****26)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

数字电路分频.doc

1、以下考虑的分频都是占空比为 50%的。要是不要求占空比为 50%将更加简单一些。使用的器件只有异或门和 D 触发器,而且没有使用触发器的置位和清零,更加没有使用锁相环,电路反正是不难,相信熟悉数电的同学都能理解,也许实际信号可能会存在毛刺,但是用VERILOG HDL 编写,在 FPGA 上实现,运行效果良好(考研的同学考数电,问我怎么奇数分频,然后自己总结了些方法,要是使用其他门电路,不要求占空比,电路会简单很多)(献给武汉工程大学 10 电子信息工程 02 班考数电的同学)2、 4、8、16 2N 分频,直接使用 N 个 D 触发器级联实现:原理:将 D 触发器的/Q 接到 D,那么每来一

2、次上升沿输出端反转一次,从而实现 2 分频1、 3、7、15 2N-1 分频,直接使用 N 个 D 触发器和一个异或门实现:原理:亦采用了 D 触发器的二分频原理,只是当最高位为 0 时,时钟上升沿触发信号,当最高位为 1,采用的时钟下降沿触发,那么当最中间的上升沿来了后最高位为 1,那么紧接着的下降沿也会触发信号,从而可以减少一个脉冲,使得实现 2N-1 次分频(对电路的不同连接改变的是波形的相位)3 分频:15 分频:实质上该电路后面阶段都是二分频,可见前面都是输出信号的倍频成分,因此对该电路而言,第三个触发器输出为 7.5 分频,第二个输出为 3.75 分频,第一个为 1.875 分频,

3、当然波形可能并不是一个规则的,只是说在单位时间内,脉冲数目有那么多任意偶数(N)分频,可以采用 N/2 个 D 触发器:原理:将第一个触发器的 D 接到最后一个触发器的反向输出端,其他的触发器的 D 接到前级的正向输出端,所有的时钟信号接到一起(以下对 6 分频为例说明)使用三个 D 触发器(当然也可以使用 3 分频后再二分频,只是多个异或门)三个触发器的输出端 Q0 Q1 Q2 在每个上升沿后的波形:Q0 Q1 Q2 /Q20 0 0 11 0 0 11 1 0 11 1 1 00 1 1 00 0 1 00 0 0 1可见总共六个状态,以 Q 作为输出可以满足六分频要求,而且占空比为 50

4、%任意奇数(2*N-1)分频可以使用采用 N 个 D 触发器和一个异或门:原理:同上,将任意 Q 或/Q(仅仅只是相位不同)接到异或门一端,时钟接到异或门另外一端,异或门输出作为总共的时钟(也是采用在中间时,同时采集了一个脉冲的上下边沿,从而减少了一个脉冲周期)5 分频为例说明:对信号进行半整数 n.5 分频(n=1, 1.5,2.5,3.5, )(因为这些信号倍频后是原信号的奇数分频,因此这些信号占空比不可能为 50%)采用 2 组 2n+1 分频(相位不能相同)后将两个信号进行异或可能输出倍频信号(相位相差90 度,占空比 1:1,相位相差 180,输出 1,相位相差 0,输出 0,此处关键是相位的问题)1.5 分频举例:也许以上方法会消耗过多的门电路:因此可以采用如下方法化简:1.5 分频: 或,1.5 分频:2.5 分频:3.5 分频:3.5 分频:(该电路最后输出为 7 分频,因此前级(第二个触发器)输出为 3.5 分频,理论第一个触发器的输出是 3.5 的倍频,即原信号 1.75 分频,但是波形明显不规则)(因为相位的选择上的原因,可能导致波形占空比有很大的差别,甚至无法倍频,因此需要选择合适的相位)需要 VERILOG HDL 代码的童鞋可以留言啦

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。