10.1引言,第10章Verilog硬件描述语言实例,VerilogHDL描述逻辑电路时常用3种描述方式,分别为:行为型描述、数据流型描述和结构型描述。,行为型描述只描述行为特征,不涉及逻辑电路的实现,是一种高级语言描述方式,具有很强的通用性和有效性;数据流型描述指通过assign连续赋值实现组合逻辑功能的描述方式;结构型描述指描述实体连接的结构方式,所谓实体一般指Verilog语言已定义的基元,也就是说结构型描述指利用Verilog语言已定义的基元描述逻辑电路的描述方式。,行为型描述语句更简练,有可能不被综合;结构型描述语句通常容易被综合,但语句显得复杂。在实际开发中往往结合使用多种描述方法。,10.22选1数据选择器,2选1数据选择器可以有多种描述方式,通过4个实例和3种描述方式对例子中出现的语法现象进行解释。,10.2.12选1数据选择器的行为型描述方式;10.2.22选1数据选择器的数据流型描述方式;10.2.32选1数据选择器的行为型描述方式;10.2.42选1数据选择器的结构型描述方式;,10.2.12选1数据选择器实例1,/例10.2.1moduleMux21(a,b,