1、 第 2次作业 一、单项选择题(本大题共 100 分,共 40 小题,每小题 2.5 分) 1. 一位十六进制数可以用( )位二进制数来表示。 A. A 1 B. B 2 C. C 4 D. D 16 2. GAL是指( )。 A. A 随机读写存储器 B. B 可编程逻辑阵列 C. C 通用阵列逻辑 D. D 现场可编程门阵列 3. 以下表达式中符合逻辑运算法则的是( )。 A. A CC=C2 B. B 1+1=10 C. C 01 D. D A+1=1 4. 标准或 -与式是由( )构成的逻辑表达式。 A. A 与项相或 B. B 最小项相或 C. C 最大项相与 D. D 或项相与 5
2、. 设三变量情况判断下列哪些是最小项 ( ) A. A C B. ABC C. A+B+C D. A(B+C) 6. 一位 8421BCD码计数器至少需要( )个触发器。 A. A 3 B. B 4 C. C 5 D. D 10 7. 一个触发器可记录一位二进制代码,它有( )个稳态。 A. A 0 B. B 1 C. C 2 D. D 3 8. PAL是指( ),其与阵列( ),或阵列( )。 A. A 可编程阵列逻辑 ,可编程,固定 B. B 可编程逻辑阵列,固定,可编程 C. C 只读存储器阵列,可编程,固定 D. D 随机存储器阵列,固定,固定 9. 设计一个 6进制的同步计数器,需要
3、( )个触发器。 A. A 3 B. B 4 C. C 5 D. D 6 10. EPROM是指( )。 A. A 随机读写存储器 B. B 只读存储器 C. C 可编程的只读存储器 D. D 可擦可编程的只读存储器 11. 下列是 “ 与或 ” 式的是 ( )。 A. A(B+C)D B. A(B+D) C. A+B(C+D) D. A+BD 12. 8421BCD码最高位的权值是( )。 A. A 8 B. B 4 C. C 2 D. D 1 13. 在逻辑函数的卡诺图化简中,若被合并的最小项数越多(画的圈越大),则说明化简后( )。 A. A 乘积项个数越少 B. B 实现该功能的门电路
4、少 C. C 乘积项含因子少 D. D 以上都不是 14. 两输入与非门输出为 0时,输入应满足( )。 A. A 两个同时为 1 B. B 两个同时为 0 C. C 两个互为相反 D. D 两个中至少有一个为 0 15. 5变量的卡诺图包含( )个小方块。 A. A 8 B. B 16 C. C 32 D. D 64 16. 逻辑变量的取值和可以表示( )。 A. A 开关的闭合、断开 B. B 电位的高、低 C. C 真与假 D. D 电流的有、无 17. 同步时序逻辑与组合逻辑的差异是同步时序逻辑必须具有 _ 的能力。 A. A 记忆同步时钟能力 B. B 记忆和分辨时钟宽度 C. C
5、记忆输出序列 D. D 记忆输入序列 18. 2421BCD码最高位的权值是( )。 A. A 8 B. B 4 C. C 2 D. D 1 19. 某 4变量卡诺图中 有 9个 “0” 方格 7个 “1” 方格,则相应的标准与或表达式中共有多少个与项( )? A. A 9 B. B 7 C. C 16 D. D 不能确定 20. 三变量的逻辑函数,其最小项的个数为( )。 A. A 6 B. B 7 C. C 8 D. D 9 21. 8变量的卡诺图中某个小方块有( )个小方块与其相邻。 A. A 6 B. B 7 C. C 8 D. D 9 22. 常用的 BCD码有( )。 A. A 奇
6、偶校验码 B. B 格雷码 C. C 8421码 D. D 余三码 23. 在 ( )情况下,函数 F=ABCD运算的结果是逻辑 1。 A. 全部输入是 0 B. 任一输人是 0 C. 仅一输入是 0 D. 全部输入是 24. 同步时序逻辑电路中一定包含( )。 A. A 触发器 B. B 组合逻辑电路 C. C 移位寄存器 D. D 译码器 25. 在( )输入情况下, “ 与非 ” 运算的结果是逻辑 0。 A. A 全部输入是 0 B. B 任一输入是 0 C. C 仅一输入是 0 D. D 全部输入是 1 26. n级反馈移位寄存器的状态数是( )。 A. A N B. B 2n C.
7、C 2n D. D 2n-1 27. 逻辑函数的表示方法中具有唯一性的是( )。 A. A 真值表 B. B 表达式 C. C 逻辑图 D. D 卡诺图 28. 在( )输入情况下, “ 或非 ” 运算的结果是逻辑 0。 A. A 全部输入是 0 B. B 全部输入是 1 C. C 任一输入为 0,其他输入为 1 D. D 任一输入为 1 29. 设三变量情况判断下列哪些是最大项 ( )。 A. A+B B. A+B C. A+B+C D. AB+C 30. n个触发器可以构成能寄存 位二进制数码的寄存器。 A. A n-1 B. B n C. C n+1 D. D 2n 31. 时序逻辑电路
8、的电路状态是指( )。 A. A 外部输入 B. B 内部输出 C. C 触发器的输出 D. D 外部输出 32. PLA是指( )。 A. A 可编程逻辑阵列 B. B 只读存储器 C. C 随机读写存储器 D. D 通用阵列逻辑 33. 下列电路中,属于时序逻辑电路的是( )。 A. A 编码器 B. B 半加器 C. C 寄存器 D. D 译码器 34. 一个四位二进制码减法计数器的起始值为 1001,经过 100个时钟脉冲作用之后的值为( )。 A. A 1100 B. B 0100 C. C 1101 D. D 0101 35. 已知某电路的真值如下表所示,该电路的逻辑表达式是 (
9、)。 A. Y=C B. Y=ABC C. Y=AB+C D. Y=AB+C 36. 电路如下图所示,若输入 CP脉冲的频率为 20kHz,则输出 Z的频率为( )。 P_640B1BED6FC5DBC87067E19099B9C298 A. 20kHz B. 10kHz C. 5kHz D. 40kHz 37. 有 A、 B、 C、 D、 E、 F六个状态, A和 C、 D和 F、 E和 B、 F和 C 分别等价,则全部最大等价类为( )。 A. A ( A, C, F)、( D, F, C)、( B, E) B. B ( A, C, D, F) C. C ( B, E) D. D ( A,
10、 C, D, F)、( B, E) 38. 有 S1、 S2两个状态,条件( )可确定 S1和 S2不等价。 A. A 输出相同 B. B 输出不同 C. C 状态相同 D. D 状态不同 39. 一位全加器( FA)的输人信号是( );输出信号是( )。 A. A Ai, Bi, Ci-1; Si,Ci B. B B、 Ai, Bi, Ci; Si,Ci-1 C. C 1, 1, 1; Si,Ci D. D D、 0, 0, O; Si,Ci-1 40. 某时序电路的外输人为 X,输出为 Z,状态按 Q2Q1排序,其状态转换真值表如下表所示,则该电路的逻辑功能是 ( )。 A. 模 3加减计
11、数器 B. 模 4加法计数器 C. 模 4减法计数器 D. 模 4加减计数器 答案: 一、单项选择题( 100 分,共 40 题,每小题 2.5 分) 1. C 2. C 3. D 4. C 5. B 6. B 7. C 8. A 9. A 10. D 11. D 12. A 13. C 14. A 15. C 16. A 17. D 18. C 19. B 20. C 21. C 22. C 23. B 24. A 25. D 26. C 27. D 28. D 29. C 30. D 31. C 32. A 33. C 34. D 35. D 36. C 37. D 38. B 39. A 40. A
Copyright © 2018-2021 Wenke99.com All rights reserved
工信部备案号:浙ICP备20026746号-2
公安局备案号:浙公网安备33038302330469号
本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。