ImageVerifierCode 换一换
格式:DOC , 页数:3 ,大小:40KB ,
资源ID:6650314      下载积分:20 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-6650314.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(基于FPGA的电子时钟实现3页.doc)为本站会员(晟***)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

基于FPGA的电子时钟实现3页.doc

基FPGA的数字时钟实现张凡荣1 许磊2 1 洛阳师范学院信息技术学院,河南洛阳 (471022)2 洛阳师范学院信息技术学院,河南洛阳 (471022)摘要:EDA技术使得电子线路的设计人员能在计算机上完成电路的功能设计、逻辑设计、时序测试直至印刷电路板的自动设计。本文介绍了以VHDL语言和硬件电路为表达方式,以Quartus II软件为设计工具,最终通过FPGA器件实现数字时钟的设计过程。关键字:EDA;Quartus II;FPGA;数字时钟1.前言随着电子技术和计算机技术的发展,电子设计的规模越来越大,电路的集成度和复杂度也越来越高,产品的更新周期越来越短,以计算机为工作平台的CAD技术已经在高速、复杂的数字系统设计中得到了广泛的应用。近年来,在数字系统的设计领域融入了一种新型的设计技术:EDA技术。EDA技术是以硬件描述语言为系统逻辑的主要表达方式,以计算机相应开发软件及实验开发系统为设计工具,以大规模可编程逻辑器件为设计载体,自动完成由软件描述的电子系统到硬件系统的逻辑编译、化简、仿真、对目标芯片的编程下载等工作,最终形成集成电子系统

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。