温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-7348802.html】到电脑端继续下载(重复下载不扣费)。
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。 2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。 3: 文件的所有权益归上传用户所有。 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。 5. 本站仅提供交流平台,并不能对任何下载内容负责。 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
本文(同步八进制加法计数器版图设计与实现.docx)为本站会员(文初)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!
同步八进制加法计数器版图设计与实现摘 要21世纪是电子信息产品高速发展的时代。如计算机、手机等电子信息产业的高速发展推动了集成电路产业的快速发展。集成电路电子器件也越来越引起人们越的关注。如手机、电脑中的大规模集成电路也在日常生活中有着广泛的应用。本文首先介绍同步八进制加法器原理图设计,并采用传统的时序逻辑电路的设计方法,列出状态转换表、化简状态方程、由状态方程求出驱动方程、再由驱动方程画出时序逻辑电路等。并介绍基于JK触发器来设计八进制加法计数器的设计和实现方法,并通过HSPICE工具进行了仿真。其次介绍Linux境下CALIBRE工具的使用介绍,并重介绍同步八进制加法计数器版图设计,分析同步八进制加法计数器的组成结构及其工作原理。通过电路图绘制出它的版图,并对它的版图与电路图进行了一致性检测,进一步验证了设计的正确性。本设计对最终设计出的版图使用CALIBRE验证工具进行LVS、DRC及PEX等全面的验证,并顺利通过验证完成最终八进制加法计数器版图设计。关键字:版图设计,计数器,DRC,LVSSynchronization Octal
Copyright © 2018-2021 Wenke99.com All rights reserved
工信部备案号:浙ICP备20026746号-2
公安局备案号:浙公网安备33038302330469号
本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。