ImageVerifierCode 换一换
格式:PPT , 页数:30 ,大小:1.47MB ,
资源ID:767788      下载积分:10 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-767788.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字集成电路的设计形式.PPT)为本站会员(国***)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

数字集成电路的设计形式.PPT

1、数字集成电路的设计形式全定制设计 (ASIC)或基于标准单元的设计( CBIC);半定制设计或基于门阵列的设计( GA);基于可编程器件( PLD)的设计;全定制设计 (ASIC)通过对每一个晶体管进行优化设计实现;所有的工艺掩模都需要从头设计;可以最大限度地实现电路性能的优化;设计周期很长,设计时间和成本非常高;主要用于一些特殊部件的设计,例如微处理器、高压器件、 A/D转换器、传感器等。典型的 CBIC设计电路中各功能模块分布在芯片的不同位置,中间为全局布线区。典型的 CBIC设计在每个功能模块以内,规范排布了大量的基本单元,其间由局部布线区进行隔离。典型的 CBIC设计一个基本单元的结构

2、及逻辑CBIC设计层次对标准单元的设计通常按照性能优化原则,通过调整每个晶体管的宽度,可以在性能和面积上做到最大限度的优化;在统一规范条件下对各种常用的逻辑功能单元(各种组合逻辑或时序逻辑单元)进行设计,形成库单元;CBIC设计层次对标准单元的设计标准单元可以设计为高度相等的块,宽度可以根据逻辑功能的不同加以调整;电源接孔和输入 /输出接孔统一设计到特定的区域,便于进行相互连接。库单元设计完毕可以形成对应的工艺掩模文档,可以在以后的设计中重复使用( IP复用);CBIC设计层次功能模块的设计:直接在库中调用基本单元进行功能模块的设计作为功能模块的设计;主要从逻辑上考虑尽量减少逻辑单元的用量;根据逻辑连接关系,仔细排布各逻辑单元的相互位置,使全局的长线布线数量为最少,同时使块内最长的布线最小化。CBIC设计层次全局布局布线的设计根据各功能块之间的关系和布线数量的需求,布置各功能块在芯片上的位置,设计各布线区的宽度和连线走向,这也会涉及到标准单元的布局处理;对于输出到较长互联线的逻辑单元,需要考虑设计具有足够驱动能力的输出缓冲单元。CBIC设计特点在 CBIC的设计中,电路的各种尺度参数都可以比较自由的调整,设计的灵活性很大,可以实现性能优化的设计方式,对电路的面积和时间延迟能够进行有效的优化处理;需要设计所有的图形掩模,设计周期和成本都比较高。

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。