ImageVerifierCode 换一换
格式:PPT , 页数:229 ,大小:2.86MB ,
资源ID:950105      下载积分:10 文钱
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,省得不是一点点
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenke99.com/d-950105.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(FPGA的硬件结构及运算功能.PPT)为本站会员(国***)主动上传,文客久久仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文客久久(发送邮件至hr@wenke99.com或直接QQ联系客服),我们立即给予删除!

FPGA的硬件结构及运算功能.PPT

1、第 2章 FPGA的硬件结构及运算功能何宾2009.08本章概述本书所有的信号处理的实现都是在 Xilinx公司的FPGA芯片上实现。本章主要介绍 Xilinx的三个最重要的 FPGA产品Virtex-II, Virtex-4和 Virtex-5的内部结构及主要的功能,在此基础上介绍了基于 FPGA算数运算的一些基本理论。了解这些 FPGA的内部结构及功能,为读者深入掌握使用 FPGA实现数字信号处理算法打下良好基础。 Virtex-II的逻辑资源-Virtex-II的 CLB如图所示, Xilinx的 Virtex-II系列的 FPGA内的一个CLB包含四片 slice单元,而 Virtex

2、和 Spartan系列的FPGA每个 CLB 包含两片 slice单元。下面给出 CLB实现的功能:图 2.1 CLB的内部结构1. CLB中的 slice逻辑可实现任何的数字逻辑设计;2. Slice在 CLB中被互连到一起并且通过开关矩阵将CLB连接起来;3 Cin和 Cout信号对实现算术功能非常重要。每个CLB列中存在两个相互独立的 Cin/Cout列;4一片 slice可实现一个 2位全加器,所以一个 CLB可实现两个独立的 4位全加器,作为与其它 CLB 协同工作的高位宽度加法运算的一部分。Virtex-II的逻辑资源-Virtex-II的 CLBVirtex-II的逻辑资源-Vi

3、rtex-II的 CLB一旦设计人使用 VHDL或 Verilog语言完成设计输入,设计将被综合,并得出一个在指定 FPGA上实现的方案。设计者指定目标器件的类型 (比如厂商,系列,规格,封装类型,速率等级 )。综合处理是一个复杂的过程,它将任何可综合的 VHDL/Verilog通过软件工具转转换为 FPGA可以识别的比特流文件。对于 Xilinx的产品,综合工具将决定如何使用可用的slice逻辑来执行设计的数字逻辑操作。由 FPGA制造商提供的工具通过一系列的复杂操作来接收设计文件,其目的是将设计转化成一种比特流,该比特流可被下载并对FPGA 进行配置。Slice是 CLB内的功能单元。衡量

4、 Xilinx FPGA资源规模的主要标准是 slice的数量。图 2.2给出了 Slice的内部结构。在 Slice内实现用户设计的逻辑行为操作。Virtex-II的逻辑资源-Virtex-II的 Slice图 2.2 Slice的内部结构Virtex-II的逻辑资源-Virtex-II的 SliceSlice可以完成的功能主要有:1) 用户设计功能的绝大部分可通过 CLB中的 slice来实现;2) 不同 slice之间存在着多种互连的可行性;3) LUT可实现任何 4输入布尔函数。绝大部分的数字逻辑设计均可使用 4输入 LUT执行逻辑操作来实现;4) LUT可用做移位寄存器 SRL或者

5、RAM;Virtex-II的逻辑资源-Virtex-II的 SliceVirtex-II的逻辑资源-Virtex-II的 Slice寄存器提供了实现同步逻辑的方法;1)当 FPGA工作频率较高时,正确的使用寄存器显得十分重要,不正确的使用寄存器将降低系统的工作性能;2)多路复用器和 CY单元提供了 slice中信号布线的可能性;3)底部还包括了算术逻辑与门单元,使得乘法的实现更为有效。Virtex-II的 FPGA内部使用的是四输入的 LUT。 LUT的功能主要有:1) 一个 4输入布尔函数映射到 FPGA内的 LUT中;加载到 LUT中的比特位包含了用于配置器件的比特流。综合工具将决定用于实现用户设计的 LUT的内容,多数情况下设计人员不需要关注这一点。偶尔情况下,需要设计人员人工指定设计的某些部分,并确定 LUT的内容(例如,该如何将它们连接在一起)。在对时间和芯片面积要求极为苛刻的应用时,为保证 LUT能够满足性能要求,就需要设计人员进行手工优化。这些手工优化类似于用汇编机器代码人工编写部分的软件代码,在人工优化时,不需要编译器做这个工作。Virtex-II的逻辑资源-Virtex-II查找表

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。