第5章 触发器 第5章 触发器 5.1 基本RS 触发器 5.2 时钟控制的触发器 5.3 集成触发器 5.4 触发器的逻辑符号及时序图 第5章 触发器 5.1 基本RS 触发器 5.1.1 电路结构和工作原理 基本RS 触发器是构成各种功能触发器的基本单元,所 以称为基本触发器。它可以用两个与非门或两个或非门交 错耦合构成。图5.1.1(a )是用两个与非门构成的基本RS 触 发器的逻辑电路,它具有两个互补的输出端Q 和Q ,一般用 Q 端的逻辑值来表示触发器的状态。当Q=1,Q=0 时,称触 发器处于1状态;当Q=0 ,Q=1 时,称触发器处于0状态。R D 、S D 为触发器的两个输入端(或称激励端),当输入信号 R D =1,S D =1 (即RDSD 为11) 时,该触发器必定处于Q=1 或 Q=0 的某一状态保持不变,所以它是具有两个稳定状态的双 稳态电路。第5章 触发器 图5.1.1与非门构成的基本RS 触发器第5章 触发器 当输入信号变化时,触发器可以从一个稳定状态转换 到另一个稳定状态。我们把输入信号作用前的触发器状态 称为现在状态(简称现态),用Q n 和Q n 表