VHDL 基础第三章3.1 硬件描述语言概述VHDL:VHSIC ( Very High Speed Integrated Circuit ) HDLHDL :Hardware Describe LangaugeVHDL 具有与具体硬件电路无关和与设计平台无关的特性,并且具有良好的电路行为描述和系统描述的能力;学习HDL 的几点重要提示 1. 了解HDL的可综合性问题 HDL 可以用来系统仿真和硬件实现。 如果程序只用于仿真,那么几乎所有的语法和编程方法都可以使用。 但如果我们的程序是用于硬件实现(例如:用于FPGA 设计),那么我们就必须保证程序“ 可综合” (程序的功能可以用硬件电路实现)。 学习HDL 的几点重要提示 2. 用硬件电路设计思想来编写HDL 学好HDL 的关键是充分理解HDL 语句和硬件电路的关系。 编写HDL ,就是在描述一个电路,我们写完一段程序以后,应当对生成的电路有一些大体上的了解, 而不能用纯软件的设计思路来编写硬件描述语言。 学习HDL 的几点重要提示 3. 语法掌握贵在精 30% 的基本HDL 语句就可以完成95% 以上的电路设计,很多生僻的语句并不能