数字电路,组合逻辑电路设计,实验报告 实验三 组合逻辑电路设计 (含门电路功能测试) 一、实验目的 1.掌握常用门电路的逻辑功能 2.掌握小规模集成电路设计组合逻辑电路的方法 3.掌握组合逻辑电路的功能测试方法 二、实验设备与器材 Multisim 、74LS00 四输入 2 与非门、示波器、导线 三、实验原理 TTL 集成逻辑电路种类繁多,使用时应对选用的器件做简单逻辑功能检查,保证实验的顺利进行。 测试门电路逻辑功能有静态测试和动态测试两种方法。静态测试时,门电路输入端加固定的高(H)、低电平,用示波器、万用表、或发光二极管(LED)测出门电路的输出响应。动 态测试时,门电路的输入端加脉冲信号,用示波器观测输入波形与输出波形的同步关系。 下面以 74LS00 为例,简述集成逻辑门功能测试的方法。74LS00 为四输入 2 与非门,电路图如 3-1 所示。74LS00 是将四个二输入与非门封装在一个集成电路芯片中,共有 14 条外引线。使用时必须保证在第 14 脚上加+5V 电压,第 7 脚与底线接好。