1、第五章触发器逻辑电路 组合逻辑电路时序逻辑电路现时的输出仅取决于现时的输入除与现时输入有关外还与原状态有关触发器第五章 触发器 FF 触发器输出有两种可能的状态: 0(0态) 、 1( 1态)输出状态不只与现时的输入有关,还与原来的输出状态有关触发器是有记忆功能的逻辑部件按逻辑功能分类: R-S触发器、 D型触发器、 JK触发器、 T型等按电路结构分类:基本触发器、同步触发器、主从型触发器、边沿型触发器等 Flip-Flop5 1 触发器的电路结构与工作原理 5 1 1 基本 RS触发器 两个 或非门 或两个 与非门 交叉耦合构成反馈1.用或非门构成的基本 RS触发器 电路结构图 逻辑符号 输
2、入端激励端 互补输出端 Reset复位端或置端 Set置位端或置端 Q=1, =0时,称触发器处于 1态Q=0, =1时,称触发器处于 0态电路结构和工作原理电路结构图 10RD SD Qn Qn+10 0 010 000现态 次态电路结构图 1000RD SD Qn Qn+10 0 0 00 0 1101电路结构图 0101RD SD Qn Qn+10 0 0 00 0 1 10 1 0101电路结构图 1100RD SD Qn Qn+10 0 0 00 0 1 10 1 0 10 1 1101电路结构图 0011RD SD Qn Qn+10 0 0 00 0 1 10 1 0 10 1 1 11 0 00 01