1、第 6章 时序逻辑电路的分析与设计方法6。 1 时序逻辑电路概述1、时序电路的特点时序电路在任何时刻的稳定输出,不仅与该时刻的输入信号有关,而且还与电路原来的状态有关。2、时序电路逻辑功能的表示方法时序电路的逻辑功能可用 逻辑表达式、状态表、卡诺图、状态图、时序图和逻辑图 6种方式表示,这些表示方法在本质上是相同的,可以互相转换。逻辑表达式有:输出方程激励方程驱动方程状态方程3、时序电路的分类( 1) 根据输入时钟分类同步时序 电路中,各个触发器的时钟脉冲相同,即电路中有一个统一的时钟脉冲,每来一个时钟脉冲,电路的状态只改变一次。异步时序 电路中,各个触发器的时钟脉冲不同,即电路中没有统一的时
2、钟脉冲来控制电路状态的变化,电路状态改变时,电路中要更新状态的触发器的翻转有先有后,是异步进行的。( 2) 根据输出分类米利型 时序电路的输出不仅与现态有关,而且还决定于电路当前的输入。穆尔型 时序电路的其输出仅决定于电路的现态,与电路当前的输入无关;或者根本就不存在独立设置的输出,而以电路的状态直接作为输出。电路图写时钟方程、驱动方程和输出方程状态方程状态图、状态表或时序图判断电路逻辑功能1 2356.2 时序逻辑电路的分析方法时序电路的分析步骤时序电路的分析步骤:计算4例例时钟方程:输出方程:输出仅与电路现态有关,为穆尔型时序电路。同步时序电路的时钟方程可省去不写。驱动方程:1写方程式2
3、求状态方程JK触发器的特性方程:将各触发器的驱动方程代入,即得电路的状态方程:3 计算、列状态表0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 0 10 1 11 0 11 1 10 0 00 1 01 0 01 1 0000011004 画状态图、时序图状态图5电路功能时序图有效循环的 6个状态分别是 0 5这 6个十进制数字的格雷码,并且在时钟脉冲 CP的作用下,这 6个状态是按递增规律变化的,即:000001011111110100000所以这是一个用格雷码表示的六进制同步加法计数器。当对第 6个脉冲计数时,计数器又重新从 000开始计数,并产生输出 Y 1。