联系 QQ11655575372.同步 R-S 触发器4.同步 JK 触发器例:1.D 触发器的应用电路如图所示,设输出 Q 的初值为 0,那么在时钟脉冲 cp 的作用下,输出 Q为(B)A 1;B cp;C 脉冲信号,频率为时钟脉冲频率的 1/2;D 02.由 JK 触发器组成的应用电路如图所示,该触发器的初始值为 0,经分析可知道是一个(B)A 同步二进制加法计数器;B 同步四进制加法计数器;C 同步三进制计数器;D 同步三进制减法计数器3.数字信号 B=1 时,图示两种基本门的输出分别为(B)提示:第一个为或门,第二个为与门。4.JK 触发器及其输入信号波形图如图所示,该触发器的初值为 0,则它的输出 Q 为(B)5.如图 8515 所示,由三个二极管和电阻 R 组成一个基本逻辑门电路,输入二极管的高电平和低电平分别是 4V 和 0V,电路的逻辑关系式为()6.图 8530 所示由两个维持阻塞型 D 触发器组成的电路,设 Q1Q2 的初始态是 10,已知 CP 脉冲波形,则 Q2 的波形是(D)A 图(a) ;B 图(b) ;C 图(c) ;D 图(d)7.题目条件同上题,则 Q1 的波形是图 8530 中的(A)A 图(a) ;B 图(b) ;C 图(c) ;D 图(d)D 触发器,CP0,保持原态;而 CP 上升沿来到后,翻转。Q1Q2 初态为 10,如图所示。