1、第 1 页 共 6 页 数 字 电 子 技 术 基 础 期 末 考 试 试 卷课程名称 数字电子技术基础 B 卷考试形式 闭卷 考核类型 考试本试卷共 3 大题,卷面满分 100 分,答题时间 120 分钟。一、填空题:(每题 2 分,共 10 分)1. 时序逻辑电路一般由 和 两分组成。2. 十进制数(56)10 转换为二进制数为 和十六进制数为 。3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。5. 用 6 个 D 触发器设计一个计数器,则该计数器的最大模值 M= 。 二、化简、证明、分析综合题:(每小题 10 分,共 7
2、0分)1写出函数 F (A,B,C,D) = 的反函数。ABCDE题 号 一 二 三 总 分 复 核 人得 分得分 评卷人得分 评卷人密封装订线系别 专业(班级) 姓名 学号 第 2 页 共 6 页 2证明逻辑函数式相等: ()BCDABD3已知逻辑函数 F= (3,5,8,9,10,12)+d(0,1,2)(1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4555 定时器构成的多谐振动器图 1 所示,已知R1=1K,R2=8.2K,C=0.1F。试求脉冲宽度 T,振荡频率 f 和占空比 q。第 3 页 共 6 页 图 15某地址译码电路如图 2 所示,当输入地址变量
3、 A7-A0 的状态分别为什么状态时, 、 分别才为低电平(被译中) 。1Y6图 26触发器电路就输入信号的波形如图 3 所示,试分别写出 D 触发器的 Q 和 Q1的表达式,并画出其波形。图 3D= Qn+1= Q1=密封装订线第 4 页 共 6 页 7. 已知电路如图 4 所示,试写出:驱动方程;状态方程;输出方程;状态表;电路功能。 图 4第 5 页 共 6 页 三、设计题:(每 10 分,共 20 分)1设计一个三变量偶检验逻辑电路。当三变量 A、B、C 输入组合中的“1” 的个数为偶数时 F=1,否则 F=0。选用 8 选 1 数选器或门电路实现该逻辑电路。要求:(1)列出该电路 F
4、(A,B,C)的真值表和表达式;(2)画出逻辑电路图。A B C F得分 评卷人密封装订线第 6 页 共 6 页 2试用 74161、3-8 译码器和少量门电路,实现图 5 所示波形 VO1、VO2,其中CP 为输入波形。要求:(1)列出计数器状态与 V01、 V02 的真值表;(2)画出逻辑电路图。图 574161 十六进制计数器功能表输入 输出CP CR LD P T D C B A QD QC QB QA第 7 页 共 6 页 0 0 0 0 0 1 0 d c b a d c b a 1 1 1 1 计数 1 1 0 1 1 0 保持数 字 电 路 期 末 考 试 试 卷 评 分 标
5、准课程名称 数字电子技术基础 B 卷一、填空题:(每题 2 分,共 10 分)1. 存储电路 , 组合电路 。2. 111000 , 38 3. 速度慢 ,超前进位4. 产生,暂稳态 5. 32 二、化简、证明、分析综合题:(每小题 10 分,共 70 分)1解:2 证明:左 边3解:(1)化简该函数为最简与或式:解: 1 0 1 0 01 0 0 01 1 0 1F3()4ABCDEA分 分分()3(1 2BBCDC右 分 分 分边 分原 式 成 立00 01 11 10AB CD00011110第 8 页 共 6 页 填对卡诺图-2 分圈对卡诺图-2 分由卡诺图可得:-2 分FABCDBC
6、DAA(2)画出用两级与非门实现的最简与或式电路图: 1FABBCDCDAA分 分则可得电路图如下:-2分4解:T1=0.7( )C=0.7 (1+8.2) 103 0.1 10-6=0.644ms -2 分21RT=0.7( )C=0.7 (1+2 8.2) 103 0.1 10-6=1.218ms-3 分f= -3 分KHZT821.01028.3q= % -2 分5.6421R5解: 第 9 页 共 6 页 6解: D=A -1 分 Qn+1=D=A -2 分 Q1 -2 分OE设触发器初始状态为 0 态,波形如图 3 所示。图 37. 解:驱动方程: 状态方程: nnnQKJQ0001
7、(2 分)11101()()nnXQ输出方程: -(1 分)nY0状态表:-(3 分)12321076534312316210(,) 21,i iiiYSmASAAY为 的 最 小 项 分图 中 , , 分当 , 时 : 分当 和 时 和 分 别 被 选 中 -7654316210 1676543200,AY-分既 : ; , , , 时 ,且 和 时 和 分 别 被 选 中 ; -2分 当 和 时 和 分 别 被 选 中 -分0 2X( 分 )第 10 页 共 6 页 从状态表可得:为受 X 控制的可逆 4 进制值计数器。-(2 分)三、设计题:(每 10 分,共 20 分)1 解:(1)依题意得真值表如下:-3 分(2)由真值表可得:-3 分0356mFABCABC(3) 选用 8 选 1 数选器实现该逻辑电路如下:-4 分NO A B C F0 000 11 001 02 010 03 011 14 100 05 101 16 110 17 111 0