数字电子技术基础试题及答案46501.doc

上传人:h**** 文档编号:1086621 上传时间:2018-12-03 格式:DOC 页数:15 大小:855KB
下载 相关 举报
数字电子技术基础试题及答案46501.doc_第1页
第1页 / 共15页
数字电子技术基础试题及答案46501.doc_第2页
第2页 / 共15页
数字电子技术基础试题及答案46501.doc_第3页
第3页 / 共15页
数字电子技术基础试题及答案46501.doc_第4页
第4页 / 共15页
数字电子技术基础试题及答案46501.doc_第5页
第5页 / 共15页
点击查看更多>>
资源描述

1、DCBA数字电子技术试卷姓名:_ _ 班级:_ 考号:_ 成绩:_本试卷共 6 页,满分 100 分;考试时间:90 分钟;考试方式:闭卷题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分得 分一、填空题(每空 1分,共 20分)1. 有一数码 10010011,作为自然二进制数时,它相当于十进制数(147),作为 8421BCD码时,它相当于十进制数(93 )。2.三态门电路的输出有高电平、低电平和(高阻)3 种状态。3TTL 与非门多余的输入端应接(高电平或悬空)。 4TTL 集成 JK 触发器正常工作时,其 和 端应接(高)电平。dRS5. 已知某函数 ,该函数的反函数

2、=( F F)。 6. 如果对键盘上 108 个符号进行二进制编码,则至少要( 7)位二进制数码。7. 典型的 TTL 与非门电路使用的电路为电源电压为(5 )V,其输出高电平为(3.6)V,输出低电平为(0.35)V, CMOS 电路的电源电压为( 3-18) V 。874LS138 是 3 线8 线译码器,译码为输出低电平有效,若输入为 A2A1A0=110 时,输出 应为( 10111111 )。0124567YY9将一个包含有 32768 个基本存储单元的存储电路设计 16 位为一个字节的 ROM。该ROM 有( 11)根地址线,有(16)根数据读出线。10. 两片中规模集成电路 10

3、 进制计数器串联后,最大计数容量为( 100)位。11. 下图所示电路中, Y1 (AB );Y 2 (AB+AB);Y 3 (AB )。12. 某计数器的输出波形如图 1 所示,该计数器是(5 )进制计数器。ABY1Y2Y313驱动共阳极七段数码管的译码器的输出电平为( 低)有效。二、单 项 选 择 题 ( 本 大 题 共 15 小 题 , 每 小 题 2 分 , 共 30 分 )( 在 每 小 题 列 出 的 四 个 备 选 项 中 只 有 一 个 是 最 符 合 题 目 要 求 的 , 请 将 其 代 码 填 写 在 题 后 的 括号 内 。 错 选 、 多 选 或 未 选 均 无 分

4、。 )1. 函数 F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。AF(A,B,C)= m(0,2,4) B. (A,B,C)=m(3,5,6,7)CF(A,B,C)=m(0,2,3,4) D. F(A,B,C)= m(2,4,6,7)28 线3 线优先编码器的输入为 I0I7 ,当优先级别最高的 I7 有效时,其输出的值是( C )。1YA111 B. 010 C. 000 D. 1013十六路数据选择器的地址输入(选择控制)端有( C )个。A16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入 1011 后,其串行输入固定接 0,在 4 个移位脉冲CP 作

5、用下,四位数据的移位过程是( A )。A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-01115已知 74LS138 译码器的输入三个使能端( E1=1, E2A = E2B=0)时,地址码A2A1A0=011,则输出 Y7 Y 0 是( C ) 。 A. 11111101 B. 10111111 C. 11110111 D. 111111116. 一只四输入端或非门,使其输出为 1 的输入变量取值组合有( A )种。A15 B8

6、C7 D17. 随机存取存储器具有( A )功能。A.读/写 B.无读/写 C.只读 D.只写8N 个触发器可以构成最大计数长度(进制数)为( D )的计数器。A.N B.2N C.N2 D.2N9某计数器的状态转换图如下,其计数的容量为( B )A 八 B. 五 C. 四 D. 三10已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( C )。A B Qn+1 说明0 0 Qn 保持0 1 0 置 01 0 1 置 11 1 Qn 翻转A Q n+1 A B. C. D. Qn+1 n1QA n1nBQAB000 001 01001110010111011111 有

7、一个 4 位的 D/A 转换器,设它的满刻度输出电压为 10V,当输入数字量为1101 时,输出电压为( A )。A 8.125V B.4V C. 6.25V D.9.375V12函数 F=AB+BC,使 F=1 的输入 ABC 组合为( D )AABC=000 BABC=010 CABC=101 DABC=11013已知某电路的真值表如下,该电路的逻辑表达式为( C )。A B. C DYABYCBYA B C Y A B C Y0 0 0 0 1 0 0 00 0 1 1 1 0 1 10 1 0 0 1 1 0 10 1 1 1 1 1 1 114四个触发器组成的环行计数器最多有( D

8、)个有效状态。A.4 B. 6 C. 8 D. 16答案 A三、判 断 说 明 题 ( 本 大 题 共 2 小 题 , 每 小 题 5 分 , 共 10 分 )(判断下列各题正误,正确的在题后括号内打“”,错误的打“”。)1、逻辑变量的取值,比大。( )2、D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小( )。 3八路数据分配器的地址输入(选择控制)端有 8 个。( )4、因为逻辑表达式 A+B+AB=A+B 成立,所以 AB=0 成立。( )5、利 用 反 馈 归 零 法 获 得 N 进 制 计 数 器 时 , 若 为 异 步 置 零 方 式 , 则 状 态SN 只 是 短 暂

9、 的 过 渡 状 态 , 不 能 稳 定 而 是 立 刻 变 为 0 状 态 。 ( )6在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( )7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。( )8 时序电路不含有记忆功能的器件。( )9 计数器除了能对输入脉冲进行计数,还能作为分频器用。( )10优先编码器只对同时输入的信号中的优先级别最高的一个信号编码. ( )四、综合题(共 30分)1对下列 Z 函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(8 分)Z= CBABABC=0()真值表 (2

10、分) (2)卡诺图化简(2 分)A B C Z0 0 0 00 0 1 10 1 0 10 1 1 1 0 0 11 0 1 11 1 0 01 1 1 (3) 表达式(2 分) 逻辑图( 2 分)Z= =AB+C CBABC=02试用 3 线8 线译码器 74LS138 和门电路实现下列函数。(8 分) Z(A、B、C)=AB+ C A解:Z( A、 B、 C)= AB+ C=AB(C+ )+ C( B+ )=ABC+AB + BC+ C= m 1+ m 3+ m 6+ m 7= (4 分)10BCA 0100 10111111=11 ZCBASTAY7Y5Y6Y4Y3Y2Y1Y0STCST

11、BA0A1A274LS138CBA“1”&Z374LS161 是同步 4 位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(8 分)74LS161 逻辑功能表解:1当 74LS161 从 0000 开始顺序计数到 1010 时,与非门输出“0”,清零信号到来,异步清零。(2 分)2该电路构成同步十进制加法计数器。(2 分)3状态图(4 分)CRLDCTP CTT CP Q3 Q2 Q1 Q001111011101010 0 0 0D3 D2 D1 D0Q3 Q2 Q1 Q0Q3 Q2 Q1 Q0加法计数CR LD CTP CTT D3 D2 D1 D0Q3

12、Q2 Q1 Q0CO 74LS161 CP CP&“1” “1” “1”CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO 74LS161 CP CP&“1” “1” “1”0000 00011001 100010100011011100100101011001008 7 6542 319104触发器电路如下图所示,试根据 CP 及输入波形画出输出端 Q1 、Q 2 的波形。设各触发器的初始状态均为“0”(6 分)。4Q 1、 Q2的波形各 3 分。CPAQ1Q2CPAQ1Q2一、填空题:(每空 3 分,共 15 分)1逻辑函数有四种表示方法,它们分别是( 真值表、)

13、、( 逻辑图式 )、( 、逻辑表达 )和( 卡诺图 )。2将 2004 个“1”异或起来得到的结果是( 0 )。3由 555 定时器构成的三种电路中,(施密特触发器)和(单稳态触发器)是脉冲的整形电路。4TTL 器件输入脚悬空相当于输入(高)电平。5基本逻辑运算有: (与)、(或 )和(非)运算。6采用四位比较器对两个四位数比较时,先比较(最高)位。7触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8如果要把一宽脉冲变换为窄脉冲应采用 (积分型) 触发器9目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是 TTL)电路和(CMOS)电路。10施密特触发器有(两)个稳定状

14、态.,多谐振荡器有(0)个稳定状态。11数字系统按组成方式可分为 功能扩展电路、功能综合电路 两种;12两二进制数相加时,不考虑低位的进位信号是 (半 ) 加器。13不仅考虑两个_本位_相加,而且还考虑来自_低位进位_相加的运算电路,称为全加器。14时序逻辑电路的输出不仅和_该时刻输入变量的取值_有关,而且还与_该时刻电路所取的状态_有关。15计数器按 CP 脉冲的输入方式可分为_同步计数器_和_异步计数器_。16触发器根据逻辑功能的不同,可分为_RS 触发器_、_T 触发器_、_JK 触发器_、_T触发器_、_D 触发器_等。17根据不同需要,在集成计数器芯片的基础上,通过采用_反馈归零法_

15、、_预置数法_、_进出输出置最小数法_等方法可以实现任意进制的技术器。184. 一个 JK 触发器有 两 个稳态,它可存储 一 位二进制数。 19若将一个正弦波电压信号转换成同一频率的矩形波,应采用 多谐振荡器 电路。20 把 JK 触发器改成 T 触发器的方法是 J=K=T 。21N 个触发器组成的计数器最多可以组成 2n 进制的计数器。22基本 RS 触发器的约束条件是 RS=0 。23对于 JK 触发器,若 ,则可完成 T 触发器的逻辑功能;若 ,则KJ KJ可完成 D 触发器的逻辑功能。二数制转换(5 分):1、() ( 3.2 ) (3.125) 2、() (10001111.111

16、11111) (143.9960937) 3、( ) (11001.1011) (19.B) 4、() 原码 (01011) 反码 =(01011 )补码5、() 原码 (1010101) 反码 =(1010110)补码三函数化简题:(5 分)1、 化简等式YABC,给定约束条件为:DCAD)(1、利用摩根定律证明公式反演律(摩根定律):2 用卡诺图化简函数为最简单的与或式(画图)。(0,281)Ym化简得 YACD四画图题:(5 分)1试画出下列触发器的输出波形 (设触发器的初态为 0)。 (12 分) 1.2.3.BABABABA2已知输入信号 X,Y,Z 的波形如图 3 所示,试画出F的

17、波形。图 3 波形图五分析题(30 分)1、分析如图所示组合逻辑电路的功能。2试分析如图 3 所示的组合逻辑电路。 (15 分)1). 写出输出逻辑表达式;2). 化为最简与或式;3). 列出真值表;4). 说明逻辑功能。2 (1)逻辑表达式(2)最简与或式:(3) 真值表A B C Y1 Y20 0 0 0 00 0 1 1 00 1 0 1 00 1 1 0 11 0 0 1 01 0 1 0 11 1 0 0 11 1 1 1 1(4)逻辑功能为:全加器。3. 七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。()3. )据逻辑图写出电路的驱动方程:10T01QT2Q213)求出状态方程:01n10221012n 31033 QQ)写出输出方程:C 2)列出状态转换表或状态转换图或时序图:5) 从以上看出,每经过 16 个时钟信号以后电路的状态循环变化一次;同时,每经过16 个时钟脉冲作用后输出端 C 输出一个脉冲,所以,这是一个十六进制记数器,C 端的输出就是进位。CP Q3 Q2 Q1 Q0 等效十进制数 C0 0 0 0 0 0 01 0 0 0 1 1 02 0 0 1 0 2 015 1 1 1 1 15 016 0 0 0 0 0 0

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 参考答案

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。