1、淮海工学院计算机工程学院实 验 报 告 书课 程 名: 计算机硬件技术基础 题 目: 实验六 中规模集成电路的应用 班 级: 软嵌 151 学 号: 2015123349 姓 名: 陈正宁 评语:成绩: 指导教师: 批阅时间: 年 月 日一、实验目的与要求1、掌握中规模集成译码器的逻辑功能和使用方法2、熟悉数码管的使用二、实验仪器与器件1、 5V 直流电源 2、双踪示波器3、连续脉冲源 4、逻辑电平开关5、逻辑电平显示器 6、拨码开关组8、译码显示器9、 使用的芯片序号 所需芯片名称 可替代型号 含义 数量 备注1 74LS138 3-8 译码器 2 DIP162 CC4511 BCD 码七段
2、译码驱动器1 DIP143 74LS32 CD4071 四-2 输入或门 1 DIP14三、实验内容及步骤 1、数据拨码开关的使用。将 实 验 装 置 上 的 四 组 拨 码 开 关 的 输 出 Ai、 Bi、 Ci、 Di 分 别 接 至 4 组 显 示 译 码 驱 动器 CC4511 的 对 应 输 入 口 , LE、 、 接 至 三 个 逻 辑 开 关 的 输 出 插 口 , 接上+5V 显示IT器的电源,然后按功能表 8.2 输入的要求揿动四个数码的增减键(“”与“”键)和操作与 LE、 、 对应的三个逻辑开关,观测拨码盘上的四位数与 LED 数码管显示BIT的对应数字是否一致,及译码
3、显示是否正常。2、 74LS138 译码器逻辑功能测试将译码器使能端 G1、 、及地址端 C、B、A 分别接至逻辑电平开关输出口,八个输出端 依次连接在逻辑电平显示器的八个输入口上,拨动逻辑电平开关,按表 6.1 逐07Y项测试 74LS138 的逻辑功能。3、用 74LS138 构成时序脉冲分配器参照图 6.2 和实验原理说明,时钟脉冲 CP 频率约为 10KHz(原理图上标识为Data In 的引脚) ,该信号作为数据输入,完成相关实验,画出分配器的实验电路,用示波器观察和记录在地址端 A2、 A1、A 0分别取 000111 8 种不同状态时 端的输出70Y波形,注意输出波形与 CP 输
4、入波形之间的相位关系。假如要求要求分配器输出端 的信号与 CP 输入信号同相,应该如何设计?画70Y出原理图并验证。4、用两片 74LS138 组合成一个 4 线16 线译码器,并进行实验。思考题:如何实验 74LS138 实现 5-32 译码?设计电路,并实验验证将 5 线 -32 线译码器的 5 根输入线 A4A3A2A1A0 分成两组,低三位 A2A1A0 接至每个 138 的输入端,高两位 A4A3 用来产生片选信号,A4A3 的组合状态共 4 个,每个状态的输出接至 138 的对应控制端即可。四、测试数据与实验结果分析1、数据拨码开关的使用。经检测,拨码盘和数码管显示一致?答:拨码盘
5、和数码管显示一致2、74LS138 译码器逻辑功能测试输 入 输 出S1 + 3A2 A1 A0 Y123Y456Y71 0 0 0 0 0 1 1 1 1 1 1 11 0 0 0 1 1 0 1 1 1 1 1 11 0 0 1 0 1 1 0 1 1 1 1 11 0 0 1 1 1 1 1 0 1 1 1 11 0 1 0 0 1 1 1 1 0 1 1 11 0 1 0 1 1 1 1 1 1 0 1 11 0 1 1 0 1 1 1 1 1 1 0 11 0 1 1 1 1 1 1 1 1 1 1 00 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 13、用 74LS138 构成时序脉冲分配器(1 )实验电路图:(2) 端的输出波形70Y4、用两片 74LS138 组合成一个 4 线 16 线译码器,并进行实验。画出实验原理图五、实验体会刚接触使用一个新的软件,实验前一定要做好预习工作,在具体的实验操作过程中一定要细心,比如在引脚设定时一定要做到“对号入座” ,曾经自己由于这一点没做好耗费了很多时间。实验中遇到的各种大小问题基本都是自己独立排查解决的,这对于自己独立解决问题的能力也是一个极大地提高和锻炼,总之这次实验我获益匪浅。