实验一:集成逻辑门电路的测试与使用.doc

上传人:da****u 文档编号:1126730 上传时间:2018-12-11 格式:DOC 页数:17 大小:1.13MB
下载 相关 举报
实验一:集成逻辑门电路的测试与使用.doc_第1页
第1页 / 共17页
实验一:集成逻辑门电路的测试与使用.doc_第2页
第2页 / 共17页
实验一:集成逻辑门电路的测试与使用.doc_第3页
第3页 / 共17页
实验一:集成逻辑门电路的测试与使用.doc_第4页
第4页 / 共17页
实验一:集成逻辑门电路的测试与使用.doc_第5页
第5页 / 共17页
点击查看更多>>
资源描述

1、信息学院数字电子技术实验讲义- 1 -实验一:集成逻辑门电路的测试与使用一 实验目的:1学会检测常用集成门电路的好坏的简易方法;2掌握 TTL 与非门逻辑功能和主要参数的测试方法;3掌握 TTL 门电路与 CMOS 门电路的主要区别。二 实验仪器与器件:1元器件:74LS20、74LS00(TTL 门电路),4011(CMOS 门电路);2实验仪器:稳压电源、万用表、数字逻辑实验测试台。三 实验原理:1集成逻辑门电路的管脚排列:(1) 74LS20(4 输入端双与非门): Y= ABCDVCC 2A 2B NC 2C 2D 2Y1A 1B NC 1C 1D 1Y GNDVCC:表示电源正极、G

2、ND:表示电源负极、N C:表示空脚。(2) 74LS00(2 输入端 4 与非门): Y= ABVCC 4A 4B 4Y 3A 3B 3Y1A 1B 1Y 2A 2B 2Y GND14 13 12 11 10 9 81 2 3 4 5 6 714 13 12 11 10 9 81 2 3 4 5 6 7信息学院数字电子技术实验讲义- 2 -(3) 4011(2 输入端 4 与非门): Y= ABVCC 4A 4B 4Y 3Y 3B 3A1A 1B 1Y 2Y 2B 2A GND集成门电路管脚的识别方法:将集成门电路的文字标注正对着自己,左下角为 1,然后逆时针方向数管脚。2TTL 与非门的主

3、要参数有:导通电源电流 ICCL、低电平输入电流 IIL、高电平输入电流 IIH、输出高电平VOH、输出低电平 VOL、阈值电压 VTH 等。注意:不同型号的集成门电路其测试条件及规范值是不同的。3检测集成门电路的好坏的简易方法:(1) 在未加电源时,利用万用表的电阻档检查各管脚之间是否有短路现象;(2) 加电源:利用万用表的电压档首先检查集成电路上是否有电,然后再利用门电路的逻辑功能检查电路。例如:“与非”门逻辑功能是:“见低出高,同高出低” 。对于 TTL 与非门:若将全部输入端悬空测得输出电压小于 0.4V,将任一输入端接地测得输出电压大于 3.5V,则说明该门是好的。思考:COMS 与

4、非门如何测试。四 实验内容和步骤:1将 74LS20 加上+5V 电压,检查集成门电路的好坏。2TTL 与非门的主要参数测试:(1)导通电源电流 ICCL= 。测试条件:V CC=5V,输入端悬空,输出空载,如图(1) 。图(1) 图(2) 14 13 12 11 10 9 81 2 3 4 5 6 7信息学院数字电子技术实验讲义- 3 -(2)低电平输入电流 IIL= 。测试条件:V CC=5V,被测输入端通过电流表接地,其余输入端悬空,输出空载,如图(2) ,依次测量每个输入端。(3)高电平输入电流 IIH= 。测试条件:V CC=5V,被测输入端通过电流表接 VCC,其余输入端接地,输出

5、空载,如图(3) ,每个输入端都测一下。注意:在测试中万用表应串入电路中,档位选择应由 10mA 档逐渐减小。图(3) 图(4)3比较 TTL 门电路和 CMOS 门电路的性能:在下列情况下,用万用表电压档测量图(4)V i2 端得到的电压填入表(2):表(2):在不同的 Vi1 下 74LS00 4011Vi1 接高电平(3V)Vi1 接低电平(0.4V)Vi1 经 100 电阻接地Vi1 经 10k 电阻接地思考:请回答为何结果不同?五 实验报告要求:1记录本次实验中所得到的各种数据。根据测试数据判断所测与非门的逻辑关系是否正确。2思考并回答下列问题:TTL 与非门中不用的输入端可如何处理

6、?各种处理方法的优缺点是什么?CMOS 与非门呢?信息学院数字电子技术实验讲义- 4 -实验二:组合逻辑电路的设计一 实验目的:1掌握用门电路设计组合逻辑电路的方法;2掌握组合逻辑电路的调试方法。二 实验仪器和器件:1实验仪器:稳压电源、万用表、数字逻辑实验测试台。2元器件:74LS151、74LS04、74LS20、74LS138、74LS125;它们的管脚排列如下:(1)74LS04(非门): Y= AVCC 4A 4Y 5A 5Y 6A 6Y1A 1Y 2A 2Y 3A 3Y GND(2)74LS138(3 线8 线译码器):VCC Y0 Y1 Y2 Y3 Y4 Y5 Y6A0 A1 A

7、2 S2 S3 S1 Y7 GND(2)74LS125(三态缓冲器):Y=A(C=0) 、Y 为高阻(C=1 )VCC 4C 4A 4Y 3C 3A 3Y14 13 12 11 10 9 81 2 3 4 5 6 716 15 14 13 12 11 10 91 2 3 4 5 6 7 814 13 12 11 10 9 81 2 3 4 5 6 7信息学院数字电子技术实验讲义- 5 -1C 1A 1Y 2C 2A 2Y GND(6)74LS151(八选一数据选择器):Y=A2A1A0D0+A2A1A0D1+A2A1A0D2+A2A1A0D3+A2A1A0D4+A2A1A0D5+A2A1A0D

8、6+ A2A1A0D7VCC D4 D5 D6 D7 A0 A1 A2D3 D2 D1 D0 Y Y S GND三 实验原理:组合逻辑电路的设计大致可分为以下几个步骤:1根据给定的实际问题的逻辑关系列出真值表;2根据真值表写出逻辑函数表达式并化简;3根据集成芯片的类型变换逻辑函数表达式并画出逻辑电路图;4检查设计的组合逻辑电路是否存在竞争冒险,若有则设法消除。四 实验内容与步骤:1根据组合逻辑电路的设计方法自行设计下列题目:(1)设计用 3 个开关控制一个电灯的逻辑电路,要求改变任何一个开关的状态都能控制电灯由亮变灭或者由灭变亮。要求用 74LS138 和与非门 实现。(2)用 三态门和非门

9、设计一个数据传输电路:要求当 C=0 时传输 A 路数据、当 C=1 时传输 B 路数据。(3)人的血型有 A、B、AB、O 4 种。输血时输血者的血型与受血者血型必须符合图(1)中用箭头指示的授受关系。试用 数据选择器和非门 电路设计一个逻辑电路,判断输血者与受血者的血型是否符合上述规定。 (提示:可以用两个逻辑变量的 4 种取值表示输血者的血型。用另外两个逻辑变量的 4 种取值表示受血者的血型。 )A AB BAB ABO O16 15 14 13 12 11 10 91 2 3 4 5 6 7 8信息学院数字电子技术实验讲义- 6 -图(1)2按拟定的设计方案连接电路,检查无误后,方可接

10、通电源,验证所设计电路的逻辑功能。3注意实验中有无异常情况,如有异常情况出现,则对它进行分析并加以解决。五 实验报告要求:1写出设计全过程,画出实验电路图。2记录实验验证的结果,讨论实验中出现的异常情况,写出实验心得体会。实验三:时序逻辑电路的设计一 实验目的:1熟悉 MSI 计数器的使用方法,学会利用 MSI 计数器构成 N 进制计数器;2熟悉七段显示译码器和数码管的使用方法;3掌握电路故障的查找与排除。二 实验仪器和器件:1实验仪器:稳压电源、万用表、数字逻辑实验测试台。2元器件: 74LS00、74LS191、74LS161、74LS48;它们的管脚排列如下:(1)74LS191:同步十

11、六进制加/减计数器Vcc D0 CPI CPO C/B LD D2 D3D1 Q1 Q0 S U/D Q2 Q3 GND74LS191 的功能表:CPI S LD U/D 工作状态 1 1 保持 0 异步预置数16 15 14 13 12 11 10 91 2 3 4 5 6 7 8信息学院数字电子技术实验讲义- 7 - 0 1 0 加法计数 0 1 1 减法计数(2)74LS161:同步十六进制计数器Vcc C Q0 Q1 Q2 Q3 ET LDRD CP D0 D1 D2 D3 EP GND74LS161 的功能表:CP RD LD EP ET 工作状态 0 异步置零 1 0 同步预置数

12、1 1 0 1 保持 1 1 0 保持(但 C=0) 1 1 1 1 加法计数(3)74LS48:BCD- 七段显示译码器Vcc f g a b c d eA1 A2 LT BI/RBO RBI A3 A0 GND三实验内容与步骤:1将 74LS191 接成 8421 码十进制加法计数器。(1) 画出连线图,电路输出用译码显示电路表示出来(显示译码器用74LS48,数码管由数字逻辑实验测试台中的提供) 。16 15 14 13 12 11 10 91 2 3 4 5 6 7 816 15 14 13 12 11 10 91 2 3 4 5 6 7 8信息学院数字电子技术实验讲义- 8 -(2)

13、 74LS191 的 CP 脉冲由数字逻辑实验测试台中的单次脉冲开关提供,要求开关每动作一次,数码管的显示将从 0129 循环变化。2将 74LS191 接成 8421 码十进制减法计数器。(1)画出连线图,电路输出用译码显示电路表示出来(显示译码器用74LS48,数码管由数字逻辑实验测试台中的提供) 。(2) 74LS191 的 CP 脉冲由数字逻辑实验测试台中的单次脉冲开关提供,要求开关每动作一次,数码管的显示将从 9870 循环变化。(注意:做 2 时不用重新插线,只要在 1 的基础上改动几条线就可以了)3使用两片 74LS161 设计一个六十进制计数器。(1) 画出连线图,电路输出直接

14、由数字逻辑实验测试台中的译码显示电路表示出来。(2)74LS161 的 CP 脉冲由数字逻辑实验测试台中的单次脉冲开关提供,要求开关每动作一次,数码管的显示将从 01259 循环变化。四实验报告要求:1复习相关 MSI 计数器的内容。2按照实验内容设计并画出电路图和接线图,自拟具体的测试步骤。3排除实验中出现的异常现象,分析原因。4思考题:使用两片 74LS161 实现六十进制计数器共有几种方法?画出对应的电路连接图。实验四:脉冲信号的产生与变换一 实验目的:1熟悉 RC 环形振荡器的使用,2熟悉 555 集成定时器的使用,3掌握用示波器对输出波形进行定性和定量分析的方法。二 实验仪器和器件:

15、1实验仪器:稳压电源、万用表、示波器、数字逻辑实验测试台。2元器件:74LS04、555 定时器,电阻、电容若干;它们的管脚排列如下:555 定时器:Vcc DISC TH Vco8 7 6 5 1 2 3 4信息学院数字电子技术实验讲义- 9 -GND TR OUT RD三 实验原理:555 定时器是模拟功能和数字逻辑功能相结合的一种双极型中规模集成电路器件。555 定时器包括放电三极管、复位三极管、电压比较器 A1 和 A2、R-S 触发器、输出缓冲级,以及由三个 5k 电阻组成的分压器。比较器的参考电压从分压器电阻上取得,分别为 2Vcc/3 和 Vcc/3。高电平触发端 6 接比较器

16、A1 的同相端,低电平触发端 2 接比较器 A2 的反相端,分别作为阀值端和外触发输入端,用来启动电路,复位端 4 为低电平时,电路输出为低电平,不用时应接至 Vcc电源端。控制电压端 5 可以在一定范围内调节比较器的参考电压,不用时将它与地之间接 0.01F 电容器,以防止干扰电压引入。利用这种定时器只须外接RC 电路就可构成单稳态触发器、多谐振荡器、施密特触发器等,应用广泛而灵活。555 定时器的功能表:输入 输出RD TH TR OUT 放电管 TD 状态0 低 导通1 2Vcc/3 Vcc/3 低 导通1 Vcc/3 不变 不变1 2Vcc/3 Vcc/3 高 截止四 实验内容与步骤:1RC 环形振荡器;R1kRs100C1uFVoA B信息学院数字电子技术实验讲义- 10 -图(1)按图(1)连接检查无误后,方可接上电源。(1) 用示波器观察振荡器的振荡波形且测出振荡周期;(2) 断开 A、B 加入电位器 RW,用示波器测出振荡周期可调范围填入表(1)中:A、B 间接 波 形 周 期电阻 R电位器 RW2555 多谐振荡器:762354 81R110KR210KC0.047uF0.01uF+5VVo图(2)按图(2)连接检查无误后,方可接上电源。用示波器观察输出端(3 脚)有无矩形波。3、555 单稳态触发器:

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 课件讲义

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。