第五章同步时序电路.doc

上传人:da****u 文档编号:1132837 上传时间:2018-12-11 格式:DOC 页数:16 大小:1.74MB
下载 相关 举报
第五章同步时序电路.doc_第1页
第1页 / 共16页
第五章同步时序电路.doc_第2页
第2页 / 共16页
第五章同步时序电路.doc_第3页
第3页 / 共16页
第五章同步时序电路.doc_第4页
第4页 / 共16页
第五章同步时序电路.doc_第5页
第5页 / 共16页
点击查看更多>>
资源描述

1、1第五章同步时序电路5.1、分析图 583 所示时序电路,作出它的状态表和状态图。作出电平输入 X 序列为 1011100时电路的时序图。解: nnQXD1nXZ5.2、分析图 584 所示时序电路,作出它的状态表和状态图并作当 X1=1111110 及 X2=0110110时的时序图(设触发器初态为“00” ) 。解: nXQJ01K1J0nQK10nXnn 101010nQXZQ1nQ0nX Q1n+1Q0n+1 Z0 0 0 0 0 10 0 1 0 1 10 1 0 0 0 10 1 1 1 0 11 0 0 0 0 11 0 1 1 1 11 1 0 0 0 11 1 1 1 1 0

2、KJ CPQQKJ CPQQCPXZY1 Y0图 584101/11/00/10/1DCPQQCPXZY图 583X 0 1010/1 1/11/1 0/0n CPX1nQZ初态为“1”nQ01X/Z011000110/11/10/1 1/10/11/10/11/0CPX1n0QZCPX 1nQ0Z “1”25.3、分析图 585 所示时序电路,作出它的状态图和时序图。起始状态 Y2Y1Y0=000。解: nnQD0210nQ01112逻辑功能:可自启动的同步五进制加法计数器。5.4、画出图 586 所示时序电路的状态图和时序图,起始状态为 Y3Y2Y1Y0=0001。逻辑功能:移位寄存器型四

3、进制计数器。5.5、画出图 587 图所示同步十进制减法计数器的状态图和时序图。状态图: nnQ1234DCPQQDCPQQDCPQQ+CP012图 585Q2nQ1nQ0n Q2n+1Q1n+1Q0n+10 0 0 0 0 1 0 0 1 0 1 00 1 0 0 1 10 1 1 1 0 01 0 0 0 0 01 0 1 0 1 01 1 0 0 1 01 1 1 0 0 0010000 001011100111101110n012QQJK3QQJK2QQJK1QQJK0CP图 586Y0Y1Y2Y3 Y3Y2Y1Y0 0001 100001000010nJ1234nK14QQ232 n

4、11Jnn4241 3133 )(n122)(1001 1000 0111 0110 010101000011001000010000/0 /0 /0 /0/0/0/0/0/0/1/01010 10111110 11111100 1101/0/0/0/014nQCP312nZnQ1Z4时序图:35.6、分析于 588 所示集成电路的原理,列其功能表,定性画出表示 CKRPEDS与,30的配合关系的波形图,并分析这些参数与内部电路开关参数的关系。)(00 EPEQPEDPs 101)(212323 EEEE: 当 为 00 时, 并入P, 时移位PE)( 1,0PEEE )()( 为 1 时,

5、保持。E)(DRSD30CK30Q功能0 x x x xx x 00 清”0”1 0 0 x 30 30D并入1 1 0 Sxx 2s移位1 x 1 x xx 30保持; suFpdsutt pdHFtt; 。pdOR2 ORpdt2: 由 , 可以不变, 变化不影响, 即由并入转到保持, 应为 , EP,“10EPE EP,X1二级或非门的传输时间即可, 最大 为二级或非门加一级与非门+ 的 即可!sut Fsut012D3Dt t t“ “EPD0D3、DS00011CK412nQ5.7、画出在图 588 电路中加上如图 589 所示输入波形时输出波形。5.10、图 592 所示电路是为某

6、接收机而设计的分频电路,初始状态为“00” ,问:(1)当 X1X2=“00”;(2)当 X1X2=“01”;(3)当 X1X2=“11”时,各种状态为几分频?画出波形图。解:(1)当 X1X2=“00”;初始状态为“00”时:2nQ1nJ11XJK逻辑功能: 电路实现 2 分频。(2)当 X1X2=“01”;初始状态为“00”时:nQJ11JKn121Xn逻辑功能: 电路实现 3 分频。(3)当 X1X2=“11”;初始状态为“00”时:nJnQJK21nQ212逻辑功能: 电路实现 4 分频。nn1112nQ1n2“1”图 592图 589清零Q0Q1Q2Q3保持 并入 移位 保持5DnC

7、BAnQ0001 1001 0101 11010011101101111111DnCBAnQ0000 1000 0100 110000111011011111110010 1010 0110 1110001100011001010111015.11、同步 4 位二进制计数器的功能表及逻辑符号如图 593(a)所示。如果同步二进制计数器按图 593(b)所示电路连接,要求:(1)列出该计数器的计数顺序。 (2)QD 端输出是几分频、占空比是多少?(1) (2)QD 端输出是 12 分频,占空比是 50%。5.12、将图 593(a)所示 4 位同步二进制计数器接成图 594 所示电路。问:(1)

8、M=“1”时,A 端输出为几分频;(2 )M= “0”时,A 端输出为几分频;(3)占空比是多少?解:(1)M=“1”时:A 端是 8 分频;占空比为 25%。(2)M=“0” 时:DnCBAnQ0000 0100 1100 0010 011011100001010111010011011111111CnACPBQD“1”CPA1BnQDC6图 595A 端是 16 分频;占空比为 12.5%。5.13、由图 593(a)所示 4 位同步二进制计数器接成图 595 所示电路,画出输出端 QD 的波形,说明 QD 为几分频。解:QD 为 10 分频。5.14、图 596(a)所示逻辑符号为 4

9、位并行通道移位寄存器及功能表。分析图 596(b)所构成的逻辑图:(1)写出状态图;(2)画出 CK 与 QD 对应的波形图。(1) DQJDCBQK)(5.16、分析由图 596(a)所示移位寄存器组成的图 598 所示电路,分析电路的逻辑功能,画出 QD 的波形,分析电路能否自启动。 解:K 闭合时清零, 0DCBAQK 打开时: LS/ DQKJDnCBAnQ0000 1000 0100 1010 010100101001110001101011110111101111000100110111nCBAnCK1Dn0000 001010010100/0/1/0/0000100110111

10、1111 1110 1100 10000101 1011 011011011010CK1Dn图 5960000 0010 1010 1110000100111011011111110110 11107图 5100DnCBAnQ1100 11101000011100110001 1111DnCBAnQ1100 11101000011100110001 11110000CKQAQBQC1Q2Q3Q4Q5Q6Q7Q8Q电路可以自启动。5.17、分析由图 596(a)所示移位寄存器组成如图 599(a) 、 (b) 、 (c)的逻辑电路,说明各输出 QD 是几分频?解:(a) (b) QD 是 7 分

11、频。 QD 是 8 分频。(c)QD 是 16 分频。5.18、分析图 5100 所示同步时序电路的功能。画出各输出端的时序图。电路由 1 片 4 位二进制计数器、1 片(38)变量译码器和 1 片 8 位锁存器组成。10000000 11000000 111111110111111100111111000000018电路实现逻辑功能:顺序脉冲发生器。 5.19、已知时序电路的状态表如表 513 所示,作出它的状态图。5.20、设有表 514 所示的 3 种完全指定状态表;试求最小化状态表。A BCDX/Z0/01/00/00/01/01/01/10/1(a)表 514ADA BBCC DDE

12、 ABAEAB关联比较后的隐含表XY 0 1ABCEA/0 B/0C/1 A/0B/1 E/0A/0 A/0简化状态表A、D A(b) 1 2 34 5 6 77654328 471515 15383846484867关联比较后的隐含表1、5 14、7 4XY 0 1124678/0 4/13/0 1/01/1 8/01/1 3/04/0 6/1简化状态表2、3 2(c)A BBCC DDEABAE关联比较后的隐含表XY 00 01ABDB/0 B/0A/0 B/0B/0 D/0A、E ACDBC CDACBE11 10简化状态表B/1B/1A/1A/1D/1B/1B、C B95.21、按照规

13、定的状态分配,分别写出采用 D 触发器、J K 触发器来实现状态表 515 所示的时序逻辑电路。解:四种状态应使用 2 个触发器。设:Q 1=Y1,Q 0=Y01) 用 D 触发器设计; XXn01 0011010QDnZ2)用 JK 触发器设计; XXQn 01010101= )(J010n12K01QZ5.26、用负边沿 JK 触发器及 2 输入 4 输出变量译码器,设计一个 4 相时钟分配器。解:用 JK 触发器设计一个 4 进制计数器,Q 1Q0 为变量译码器的输入。nnn10 nJ010K5.27、用 JK 触发器设计一个可控计数器,当控制端 C=1 时,实现 00010011011

14、1011000;当 C=0 时,实现 000100110010011000 计数。要求写出:(1)状态图;(2)状态表;(3)状态方程;(4)检查能否自启动,画出状态图;(5)画出逻辑图。Y1Y0X 00 01 11 10010 0001 111Y1Y0X 00 01 11 10011111000 0QQJK0QQJK1 ZQ0 Q1CPRDXQ0CPD0Q0 Q1CPD1Q1CPXRDZnQ101n00 00 10 11 01 11 01 10 0QQJK0QQJK1RDCP“1” Q0 Q1 A1A0Y3Y2Y1Y0ECP 1n0Y0Y1Y2Y3 nQ012000 111001010 01

15、1 0101010011110/X/0/0/1/1/1/X/ X/X/X/110100X/10解:5.28、用 JK 触发器设计“1011”序列检测器。要求写出:(1)状态图;(2)状态表;(3)三种独立的状态分配方案;(4)分别写出三种分配方案的状态方程;(5)画出最佳设计的逻辑图。解:设 S0:初始及检测成功状态;S1:输入一个“1”状态;S2:输入“10”状态;S3:输入“101”状态;X:输入;Z:输出。XQn0121012n012KJ0 0 0 00 0 0 11 0 0 01 0 0 11 1 0 01 1 0 10 1 0 01 1 1 10 1 1 10 1 1 01 0 0

16、1 0 0 1 1 0 1 1 0 0 1 0 1 1 1 0 1 1 0 1 1 0 0 0 0 0 0 0 0 1 0 0 1 1 0 01 0 0 0 0 1 0 1 0 0 1 0 0 0 1 1 10 1 10 1 1 0 0 0 00000101 11111010nQ20X nQJ12nQJ210 0 1 1 00 0001 01 111110 10n21X 1 0 1 0 0 00000101 11111010nQ210X XQKn20 0 1 0 1 0 0 00000101 11111010n2QX XJnn12 0 1 10 0 0 00000101 11111010n210X nK21 1 1 0 00000101 11111010nQ21X nQK2QQJK0QQJK1QQJK2+ +CPRDX

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 课件讲义

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。