1、EDA 试题库建设70%基础题, 20%中档题,10%提高题(试题容量:20 套试卷,其中每套试题填空题 10 空(每空 2 分) ,选择题 10 题(每题 2 分) ) ,简答题 4 题(每题5 分) ,分析题 2 题(每题 10 分) ,设计题 2 题(每题 10 分) 。基础题部分填空题(140 空)1一般把 EDA 技术的发展分为( CAD) 、 (CAE)和(EDA)三个阶段。 2EDA 设计流程包括 (设计准备) 、 (设计输入) 、 (设计处理) 和(器件编程) 四个步骤。 3时序仿真是在设计输入完成之后,选择具体器件并完成布局、布线之后进行的时序关系仿真,因此又称为 (功能仿真
2、) 。 4VHDL 的数据对象包括 (变量) 、 (常量) 和 (信号) ,它们是用来存放各种类型数据的容器。 5图形文件设计结束后一定要通过(仿真) ,检查设计文件是否正确。 6以 EDA 方式设计实现的电路设计文件,最终可以编程下载到(FPGA)或者(CPLD)芯片中,完成硬件设计和验证。 7MAX+PLUS 的文本文件类型是(.VHD) 。 8在 PC 上利用 VHDL 进行项目设计,不允许在(根目录)下进行,必须在根目录为设计建立一个工程目录。 9VHDL 源程序的文件名应与(实体名)相同,否则无法通过编译。10.常用 EDA 的设计输入方式包括(文本输入方式) 、 (图形输入方式)
3、、 (波形输入方式) 。 11.在 VHDL 程序中, (实体)和(结构体)是两个必须的基本部分。 12.将硬件描述语言转化为硬件电路的重要工具软件称为 (HDL 综合器) 。 13、VHDL 的数据对象分为(常量) 、 (变量)和(信号)3 类。 14、VHDL 的 操作 符 包括 (算术 运算 符 )和 (符号运算符) 。15、常用硬件描述语言有(Verilog HDL) 、 (AHDL)以及(VHDL) 。 16、VHDL 基本语句有(顺序语句) 、 (并行语句)和属性自定义语句。 17、VHDL 同或逻辑操作符是 (XNOR) 。 18、原理图文件类型后缀名是(.GDF) ,Veril
4、og HDL 语言文本文件类型的后缀名是( .V ) 。19、十六进制数 16#E#E1 对应的十进制数值是(224) 。 20、一个完整的 VHDL 程序应包含三个基本部分,即库文件说明、 (程序包应用说明)和(实体和结构体说明) 。 21、VHDL 不等于关系运算符是 ( /= ) 。 22、STD_LOGIC_1164 程序包是 (IEEE ) 库中最常用的程序包。 23文本输入是指采用(硬件描述语言) 进行电路设计的方式。24当前最流行的并成为 IEEE 标准的硬件描述语言包括(vhdl) 和 (verilog) 。25采用 PLD 进行的数字系统设计,是基于(芯片)的设计或称之为(自
5、底向上) 的设计。26硬件描述语言 HDL 给 PLD 和数字系统的设计带来了更新的设计方法和理念,产生了目前最常用的并称之为(自顶向下)的设计法。27.EDA 工具大致可以分为(设计输入编辑器) 、 (仿真器) 、 (hdl 综合器) 、 (适配器) 以及 (下载器) 等 5 个模块。28将硬件描述语言转化为硬件电路的重要工具软件称为(综合器) 。29用 MAX+plusII 输入法设计的文件不能直接保存在(根目录)上,因此设计者在进入设计之前,应当在计算机中建立保存设计文件的(工程) 。30.若在 MAX+plusII 集成环境下,执行原理图输入设计方法,应选择( block diagra
6、m/Schematic)命令方式。31若在 MAX+plusII 集成环境下,执行文本输入设计方法,应选择( .vhd) 方式。32maxplus2max2libprim 是 MAX+plusII (基本) 元件库,其中包括(门电路)、(触发器)、(电源)、(输入)、(输出)等元件。33maxplus2max2libmf 是 函数 元件库,包括(加法器)、(编码器)、(译码器)、(数据选择器数据)、(移位寄存器)等 74 系列器件。34图形文件设计结束后一定要通过(编译) ,检查设计文件是否正确。35在 MAX+plusII 集成环境下可以执行(生成元件) 命令,为通过编译的图形文件产生一个元
7、件符号。这个元件符号可以被用于其他的图形文件设计 ,以实现(多层次)的系统电路设计。36.执行 MAX+p1us Il 的“Timlng Analyzer”命令,可以 设计电路输入与输出波形间的(延时量)。37.指定设计电路的输入输出端口与目标芯片引脚的连接关系的过程称为(端口映射) 。38MAX+plusII 的波形文件类型是(.swf) 。39层次化设计是将一个大的设计项目分解为若干个(子项目) 或者若干个(层次)来完成的。先从(顶层) 的电路设计开始,然后在(顶层) 的设计中逐级调用(底层) 的设计结果,直至实现系统电路的设计。40. 一个项目的输入输出端口是定义在(实体中)中。41.
8、描述项目具有逻辑功能的是(结构体) 。42. 关键字 ARCHITECTURE 定义的是 (结构体) 。43. 1987 标准的 VHDL 语言对大小写(不敏感) 。 44. 关于 1987 标准的 VHDL 语言中,标识符必须以(英文字母)开头。 45.VHDL 语言中变量定义的位置是(结构体中特定位置 ) 。 46. VHDL 语言中信号定义的位置是(结构体中特定位置) 。 47. 变量赋值号是( := ),信号赋值号是 ( ”不是操作符号,它只相当与( THEN)作用。61. assignpin/location chip 命令是 MAXPLUSII 软件中(引脚锁定)的命令。62. 在
9、 VHDL 中,可以用语句(clock event and clock=0) 表示检测 clock 下降沿。63. 在 VHDL 中,语句”FOR I IN 0 TO 7 LOOP ”定义循环次数为(8)次。64. 在 VHDL 中,PROCESS 结构内部是由(顺序)语句组成的。65. 执行 MAX+PLUSII 的( Simulator)命令,可以对设计的电路进行仿真。66. 执行 MAX+PLUSII 的( Compiler)命令,可以对设计的电路进行编译。67. 执行 MAX+PLUSII 的( Programmer)命令,可以对设计的电路进行下载。68. 在 VHDL 中,PROCE
10、SS 本身是(并行)语句。69. 在元件例化语句中,用( = )符号实现名称映射,将例化元件端口声明语句中的信号与 PORT MAP 中的信号名关联起来。70.在 MAX+PLUSII 集成环境下为图形文件产生一个元件符号的主要作用是(被高层次电路设计调用) 。71.在 MAX+PLUSII 工具软件中,完成网表提取、数据库建立、逻辑综合、逻辑分割、适配、延时网表提取和编程文件汇编等操作,并检查设计文件是否正确的过程称为(综合) 。72在 VHDL 中,IF 语句中至少应有 1 个条件句,条件句必须由 (BOOLEAN ) 表达式构成。73. 在 VHDL 中(变量)不能将信息带出对它定义的当
11、前设计单元。74.在 VHDL 中,一个设计实体可以拥有一个或多个(结构体) 。75. 在 VHDL 的 IEEE 标准库中,预定义的标准逻辑数据 STD_LOGIC 有(9)种逻辑值。76在 VHDL 中,用语句(clockEVENT AND clock=1 )表示 clock 的上升沿。 77、仿真是对电路设计的一种(间接的)检测方法。 78. Quartus II 中建立设计项目的菜单是( “File”“New Project Wizard” ) 。 79.执行 Quartus II 的( Create Update / Create Symbol Files for Current F
12、ile )命令,可以为设计电路建立一个元件符号。 80.使用 Quartus II 的图形编辑方式输入的电路原理图文件必须通过(编译)才能进行仿真验证 81. Quartus II 的波形文件当中设置仿真时间的命令是(Edit/ Time Bar ) 。 82. 完整的 IF 语句,其综合结果可实现(组合逻辑电路) 。 83. 描述项目具有逻辑功能的是(结构体) 。84protel 原理图设计时,按下(Q)键可实现英制和公制的转换。 85在 VHDL 语言的程序中,注释使用(-) 符号。86protel 原理图设计时,按下(E+M+M 键)快捷键可实现“移动功能”。 87.在放置元器件的过程按
13、下(TAB )键可以调出元件属性对话框。 88. 40mil 大约等于( 0.001 )m 。 A、 B、0.001cm C、0.001inch D、0.001mm 89.通常所说的几层板指的是(钻孔图层)的层数。 90.执行(Align Top )命令操作,元器件按顶端对齐。 91.执行(Align Bottom )命令操作,元器件按底端对齐. 92.执行(Align Left )命令操作,元器件按左端对齐. 93.执行(Align Right )命令操作,元气件按右端对齐. 94.原理图设计时,实现连接导线应选择(Place/Wire )命令. 95.要打开原理图编辑器,应执行(Schem
14、atic)菜单命令. 96.进行原理图设计,必须启动(Schematic )编辑器。97.使用计算机键盘上的(Page Down )键可实现原理图图样的缩小。 98.往原理图图样上放置元器件前必须先(装载元器件库 ) 。 99.执行(Tools/Preferences )命令,即可弹出 PCB 系统参数设置对话框。 100.在印制电路板的(Keep Out Layer )层画出的封闭多边形,用于定义印制电路板形状及尺寸。 101.印制电路板的( Silkscreen Layers )层主要用于绘制元器件外形轮廓以及标识元器件标号等。该类层共有两层。 102.在放置元器件封装过程中,按(Y )键
15、使元器件封装旋转。 103.在放置元器件封装过程中,按(X )键使元器件在水平方向左右翻转。 104.在放置元器件封装过程中,按(Y )键使元器件在竖直方向上下翻转。 105.在放置元器件封装过程中,按(L )键使元器件封装从顶层移到底层。 106.在放置导线过程中,可以按( Back Space )键来取消前段导线。 107.在放置导线过程中,可以按(Shift+Space )键来切换布线模式。 108.执行(Center Horizontal )命令操作,元器件按水平中心线对齐。 109MAX+plus II 支持原理图、 (VHDL) 、 (Verilog)语言及以波形与 EDIF 等格
16、式的文件,并支持混合设计、 (功能)仿真和(时序)仿真。110结构体是用于描述设计实体的(内部结构)以及实体端口间的(逻辑关系) ,它不能单独存在,必须有一个界面说明即(实体) 。对具有多个结构体的实体,必须用(CONFIGURATION 配置)语句指明用于综合的结构体和用于仿真的结构体。111由(已定义的) 、 (数据类型不同)的对象元素构成的(数组)称为记录类型的对象。(共计 140 空)选择题(140 题)1关于 EDA 技术的设计流程,下列顺序正确的是 ( A )A 原理图/HDL 文本输入功能仿真综合适配编程下载 硬件测试B 原理图/HDL 文本输入适配综合功能仿真编程下载硬件测试;
17、C 原理图/HDL 文本输入功能仿真综合编程下载适配硬件测试;D 原理图/HDL 文本输入功能仿真适配编程下载 综合硬件测试2对利用原理图输入设计方法进行数字电路系统设计,下面说法是不正确的(C)A 原理图输入设计方法直观便捷,但不适合完成较大规模的电路系统设计;B 原理图输入设计方法一般是一种自底向上的设计方法;C 原理图输入设计方法无法对电路进行功能描述;D 原理图输入设计方法也可进行层次化设计。3Quartus II 的设计文件不能直接保存在( B ) 。A 系统默认路径 B 硬盘根目录 C 项目文件夹 D 用户自定义工程目录4使用 Quartus II 工具软件建立仿真文件,应采用(
18、D )方式图形编辑 文本编辑 符号编辑 波形编辑5建立设计项目的菜单是( C ) “File”“New ” “Project”“New Project Wizard” “File”“New Project Wizard” 6在 Quartus II 集成环境下为图形文件产生一个元件符号的主要用途是( D ) 仿真 编译 综合 被高层次电路设计调用7仿真是对电路设计的一种( B )检测方法直接的 间接的 同步的 异步的8执行 Quartus II 的(B )命令,可以对设计电路进行功能仿真或者时序仿真Create Default Symbol BStart SimulationCompiler
19、DTiming Analyzer 9Quartus II 的图形设计文件类型是( B ) . scf . bdf . vhd . v10 Quartus II 是( C )高级语言 硬件描述语言 EDA 工具软件 综合软件11 使用 Quartus II 工具软件实现原理图设计输入,应采用( A )方式模块/原理图文件 文本编辑 符号编辑 波形编辑12 一个能为 VHDL 综合器接受,并能作为一个独立的设计单元的完整的 VHDL 程序称为( C ) 设计输入 设计输出 设计实体 设计结构13 VHDL 常用的库是( A )标准库IEEE BSTD WORK PACKAGE14 在 VHDL 的
20、端口声明语句中,用( A )声明端口为输入方向IN BOUT INOUT BUFFER15 在 VHDL 的端口声明语句中,用( B )声明端口为输出方向IN BOUT INOUT BUFFER16 在 VHDL 的端口声明语句中,用( C )声明端口为双向方向IN BOUT INOUT BUFFER17 在 VHDL 的端口声明语句中,用( D )声明端口为具有读功能的输出方向IN BOUT INOUT BUFFER18 在 VHDL 标识符命名规则中,以( A )开头的标识符是正确的字母 数字 汉字 下划线19 在下列标识符中, ( C )是 VHDL 合法标识符4h_adde Bh_ad
21、de4_ h_adder_4 _h_adde20 在下列标识符中, ( A )是 VHDL 错误的标识符4h_adde Bh_adde4 h_adder_4 h_adde21 VHDL 程序中的中间信号必须在_中定义,变量必须在_中定义 ( B )实体 进程 B结构体 进程 进程 进程 结构体 结构体22 在 VHDL 中,目标变量的赋值符号是(C ) : : 23 在 VHDL 中,目标信号的赋值符号是( D ) : : 24 在 VHDL 的 FOR_LOOP 语句中的循环变量是一个临时变量,属于 LOO语句的局部变量, ( B )事先声明必须 不必 其类型要 其属性要25 在 VHDL
22、的并行语句之前,可以用( C )来传送往来信息变量 变量和信号 信号 常量26 在 VHDL 中,PROCESS 结构是由( A )语句组成的顺序 顺序和并行 并行 任何27 在 VHDL 中,条件信号赋值语句 WHEN_ELSE 属于( C )语句并行兼顺序 顺序 并行 任意28 在元件例化(COMPONENT)语句中,用( D )符号实现名称映射,将例化元件端口声明语句中的信号名与 PORT MAP()中的信号名关联起来 : 29 把上边的英文缩略语和下边的中文意思对应起来。(1)EDA (2)FPGA (3)SOC (4)CPLD (5)ASIC (6)SRAM (7)ISP (8)VH
23、DL (9)BST (10)IEEE a 片上系统 b 复杂可编程逻辑器件c 现场可编程门阵列 d 静态随机存取存储器e 在系统可编程 f 超高速硬件描述语言g 边界扫描测试技术 h 美国电子工程师协会i 电子设计自动化 j 专用集成电30 一个项目的输入输出端口是定义在 A 。A. 实体中 B. 结构体中 C. 任何位置 D. 进程体 31 描述项目具有逻辑功能的是 B 。A. 实体 B. 结构体 C. 配置 D. 进程 32 关键字 ARCHITECTURE 定义的是 A 。A. 结构体 B. 进程 C. 实体 D. 配置 33 1987 标准的 VHDL 语言对大小写是 D 。 A. 敏
24、感的 B. 只能用小写 C. 只能用大写 D. 不敏感34 关于 1987 标准的 VHDL 语言中,标识符描述正确的是 A 。 A. 必须以英文字母开头 B. 可以使用汉字开头 C. 可以使用数字开头 D. 任何字符都可以 35 符合 1987VHDL 标准的标识符是 A 。 A. a_2_3 B. a_2 C. 2_2_a D. 2a 36 不符合 1987VHDL 标准的标识符是 C 。 A. a_1_in B. a_in_2 C. 2_a D. asd_1 37 变量和信号的描述正确的是 A 。 A. 变量赋值号是:= B. 信号赋值号是:= C. 变量赋值号是= D. 二者没有区别
25、38 下面数据中属于实数的是 A 。 A. 4.2 B. 3 C. 1 D. “11011” STD_LOGIG_1164 中定义的高阻是字符 D 。A. X B. x C. z D. Z 39 STD_LOGIG_1164 中字符 H 定义的是 A 。 A. 弱信号 1 B. 弱信号 0 C. 没有这个定义 D. 初始值 40 如果 a=1,b=0,则逻辑表达式(a AND b) OR( NOT b AND a)的值是 B 。A. 0 B. 1 C. 2 D. 不确定 41 不属于顺序语句的是 C 。 A. IF 语句 B. LOOP 语句 C. PROCESS 语句 D. CASE 语句
26、42 EDA 的中文含义是 A 。 A. 电子设计自动化 B. 计算机辅助计算 C. 计算机辅助教学 D. 计算机辅助制造 43 可编程逻辑器件的英文简称是 D 。 A. FPGA B. PLA C. PAL D. PLD 44 现场可编程门阵列的英文简称是 A 。A. FPGA B. PLA C. PAL D. PLD 45 在 EDA 中, IP 的中文含义是 D 。 A. 网络供应商 B. 在系统编程 C. 没有特定意义 D. 知识产权核46 EPF10K30TC144-4 具有多少个管脚 A 。A. 144 个 B. 84 个 C. 15 个 D. 不确定 Quartus II 是哪个
27、公司的软件 A 。 A. ALTERA B. ATMEL C. LATTICE D. XILINX 47 VHDL 语言共支持四种常用库,其中哪种库是用户的 VHDL 设计现行工作库:D 。 A.IEEE 库 B.VITAL 库 C.STD 库 D.WORK 工作库48 下列语句中,不属于并行语句的是:B 。 A.进程语句 B.CASE 语句 C.元件例化语句 D.WHENELSE语句49 下列关于变量的说法正确的是 A 。A. 变量是一个局部量,它只能在进程和子程序中使用。B. 变量的赋值不是立即发生的,它需要有一个 延时。C. 在进程的敏感信号表中,既可以使用信号,也可以使用变量。D. 变
28、量赋值的一般表达式为:目标变量名 = 表达式。50 VHDL 语言是一种结构化设计语言;一个设计实体(电路模块)包括实体与结构体两部分,结构体描述 B 。A器件外部特性 B器件的内部功能 C器件的综合约束 E 器件外部特性与内部功能51 在 VHDL 中,为定义的信号赋初值,应该使用 C 符号。A. =: B. = C. := D. =52 在 VHDL 的 IEEE 标准库中,预定义的标准逻辑位 STD_LOGIC 的数据类型中是用 B 表示的。A 小写字母和数字 B. 大写字母数字 C. 大或小写字母和数字 D. 全部是数字 53 在 VHDL 的 IEEE 标准库中,预定义的标准逻辑数据
29、 STD_LOGIC 有 C 种逻辑值。A 2 B. 3 C. 9 D. 8 54. 在 VHDL 中,条件信号赋值语句 WHEN_ELSE 属于 C 语句。A 并行和顺序 B. 顺序 C. 并行 D. 不存在的55.在 Quartus II 中,新建时序波形文件时应选择 D (A)Editor file (B)Graphic Editor file (C)Text Editor file (D )Vector waveform file 56. 描述项目具有逻辑功能的是 B 。 A. 实体 B. 结构体 C. 配置 D. 进程 57. 关键字 ARCHITECTURE 定义的是 A 。A.
30、结构体 B. 进程 C. 实体 D. 配置 58. 1987 标准的 VHDL 语言对大小写是 D 。 A. 敏感的 B. 只能用小写 C. 只能用大写 D. 不敏感 59. 关于 1987 标准的 VHDL 语言中,标识符描述正确的是 A 。 A. 必须以英文字母开头 B.可以使用汉字开头 C.可以使用数字开头 D.任何字符都可以 60. 关于 1987 标准的 VHDL 语言中,标识符描述正确的是 B 。 A. 下划线可以连用 B. 下划线不能连用 C. 不能使用下划线 D. 可以使用任何字符 61. 符合 1987VHDL 标准的标识符是 A 。 A. A_2 B. A+2 C. 2A
31、D. 2262. 符合 1987VHDL 标准的标识符是 A 。 A. a_2_3 B. a_2 C. 2_2_a D. 2a 63. 不符合 1987VHDL 标准的标识符是 D 。 A. a2b2 B. a1b1 C. ad12 D. %50 64. VHDL 语言中变量定义的位置是 D 。 A. 实体中中任何位置 B. 实体中特定位置 C. 结构体中任何位置 D. 结构体中特定位置 65. VHDL 语言中信号定义的位置是 D 。 A. 实体中任何位置 B. 实体中特定位置 C. 结构体中任何位置 D. 结构体中特定位置66. 变量和信号的描述正确的是 A 。 A. 变量赋值号是:= B
32、. 信号赋值号是 := C. 变量赋值号是= D. 二者没有区别 67. 变量和信号的描述正确的是 B 。 A. 变量可以带出进程 B. 信号可以带出进程 C. 信号不能带出进程 D. 二者没有区别68. 关于 VHDL 数据类型,正确的是 。 A. 用户不能定义子类型 B. 用户可以定义子类型 C. 用户可以定义任何类型的数据 D. 前面三个答案都是错误的 69. 可以不必声明而直接引用的数据类型是 C 。 A. STD_LOGIC B. STD_LOGIC_VECTOR C. BIT D. 前面三个答案都是错误的 70. 使用 STD_LOGIG_1164 使用的数据类型时 B 。 A.可
33、以直接调用 B.必须在库和包集合中声明 C.必须在实体中声明 D. 必须在结构体中声明 71. 正确给变量 X 赋值的语句是 B 。 A. X=A+B; B. X:=A+b; C. X=A+B; D. 前面的都不正确 72. 下列语句中,不属于并行语句的是: B 。 A.进程语句 B.CASE 语句 C.元件例化语句 D.WHENELSE语句73. 关于 VHDL 中的数字,请找出以下数字中数值最小的一个: A. 2#1111_1110# B. 8#276# C. 10#170# D. 16#E#E174关于 VHDL 中的数字,请找出以下数字中最大的一个: 。A2#1111_1110# B.
34、8#276# C. 0#170# D.6#E#E175下列标识符中, B 是不合法的标识符。A. State0 B. 9moonC. Not_Ack_0 D. signal76在 VHDL 语言描述中。定义数据类型通常采用的关键词是 ( C )(A)signal (B)variable(C)type (D)set 77.在 VHDL 语言的程序中,注释使用以下的哪一种符号? ( B )(A)/ (B)-(C) ; (D)_ _ 78. 关于元件例化的描述中,正确的有 ( B )(A) 元件例化根据例化语句中所定义的例化元件端口名和当前系统的连接实体端口名的接口表达方式来说,有两种方式:1)名字
35、关联方式 2)功能关联方式(B) 元件例化根据例化语句中所定义的例化元件端口名和当前系统的连接实体端口名的接口表达方式来说,有两种方式:1)名字关联方式 2)位置关联方式 (C) 在位置关联方式的例化语句中,表达式的位置可以互换(D) 为了方便书写程序,元件例化名可以省略 79一个进程中允许描述对应于 时钟信号的同步时序逻辑 ( A )(A) 一个 (B)两个(C) 三个 (D)多个80在以下 4 种语言中属于硬件描述语言的是 ( A )(A)VHDL (B)VC(C)VB ( D)Delphi 81Protel 99SE 是用于( B )的设计软件。 A 电气工程 B 电子线路 C 机械工程
36、 D 建筑工程82.Protel 99 SE 原理图设计工具栏共有( C )个。 A. 5 B. 6 C. 7 D. 8 83.执行( B )命令操作,元器件按垂直均匀分布。A.Vertically B.Distribute Vertically C.Center Vertically D.Distribute 84.执行(D )命令操作 ,元器件按底端对齐 . A.Align Right B.Align Top C.Align Left D.Align Bottom85.执行( A ) 命令操作 ,元器件按右端对齐. A.Align Right B.Align Top C.Align Lef
37、t D.Align Bottom 86.原理图设计时,实现连接导线应选择( B )命令. A.Place /Line B.Place/Wire C.Wire D.Line 87.进行原理图设计,必须启动( B )编辑器。A.PCB B.Schematic C Schematic Library D.PCB Library 88.往原理图图样上放置元器件前必须先( B ) 。 A.打开浏览器 B.装载元器件库 C.打开 PCB 编辑器 D.创建设计数据库文件 89.仿真库 Fuse.lib 中包含了一般的熔丝元器件, Designator 指的是熔丝的( A ) 。 A.名称 B.电流 C.阻抗
38、 D.不清楚 90.网络表中有关网络的定义是( C ) 。 A. 以“”开始,以“”结束 B. 以“” 开始,以“ ”结束 C. 以“ (” 开始,以“) ”结束 D. 以“”开始,以“”结束 91.执行( B )命令,即可弹出 PCB 系统参数设置对话框。 A.Design/Bord Options B.Tools/Preferences C.Options D.Preferences92.在放置导线过程中,可以按( A )键来取消前段导线。A. Back Space B. Enter C.Shift D.Tab 93.Protel99 SE 提供了( B)层为内部电源/ 接地层。 A.2
39、B.16 C.32 D.8 94.印制电路板的( B )层主要是作为说明使用。 A.Keep Out Layer B.Top Overlay C.Mechanical Layers D.Multi Layer 95.在放置元器件封装过程中,按( D )键使元器件封装旋转。 A.X B.Y C.L D.空格键 96.在放置元器件封装过程中,按( B )键使元器件在竖直方向上下翻转。 A.X B.Y C.L D.空格键 97.在放置导线过程中,可以按( C )键来切换布线模式。A.Back Space B. Enter C.Shift+Space D.Tab 98.Protel99 SE 为 PCB 编辑器提供的设计规则共分为( D )类。 A.8 B.10 C.12 D.6 99Protel 99 SE 原理图文件的格式为( C ) 。 A.Schlib B.SchDoc C.Sch D.Sdf 100.执行( C )命令操作,元器件按水平中心线对齐。 A.Center B.Dis