1、淮 阴 工 学 院 课 程 考 试 试 卷第 1 页 共 17 页班级 姓名 学号 -装-订-线-提示:答案一律在答题纸上书写!一、 选择题:(每题1分,共20分)1. 已知Cache的容量为16KB,内存的容量为1MB,每块 16B,则在直接映像方式下一个Cache 块可以与 个内存块对应。A.1 B. 32 C. 128 D. 642. 下列_是正确的。为了充分利用存储器空间,指令的长度通常可取字节的整数倍一地址指令是固定长度的指令单字长指令会降低取指令的速度3. 冯诺依曼结构的计算机由以下组成部分_。A控制器和存储器 B运算器和控制器 C运算器、控制器和主存 D. CPU、主存和I/O4
2、. 下列说法中_不正确的。A指令周期等于机器周期整数倍 B指令周期大于机器周期 C指令周期是机器周期的两倍5. 在CPU 的寄存器中, _对用户是完全透明的。APC BMAR CPSW6. 已知 100H: MOV A,#30 (双字节指令,100H为该指令的首地址)在取指令操作之后,PC的值是_.A. 0FFH B.101H C. 102H7. 磁盘的转速为3600转/分,则平均等待时间是 秒。A1/60 B. 1/120 C. 60 D.1208. 在对W寄存器的实验中,将数据11H存储到W寄存器,则要求WEN为 。A. 1 B. 09. 下列叙述中 是正确的A控制器产生的所有控制信号称为
3、微命令 B组合逻辑控制器比微程序控制器更加灵活C微处理器的程序称微程序10. 在浮点加减运算中,结果的溢出判断方法是_。A.尾数运算是否产生溢出 B.阶码运算是否产生溢出 C.尾数最后一位舍去11. CPU响应中断的时间是_。A一条指令执行结束 B外设提出中断 C取指周期结束12. 在总线的独立请求方式下,若N个设备,则 。A.有一个总线请求信号和一个总线响应信号 B.有N个总线请求信号和N个总线响应信号C.有一个总线请求信号和N个总线响应信号13. 系统总线中的数据线、地址线和控制线是根据 来划分的。A.总线所处的位置 B.总线的传输方向 C. 总线传输的内容14. 和主存相比,辅存的特点是
4、 A.容量大,速度快,成本低 B.容量小,速度慢,成本低 C.容量大,速度慢,成本低15. 组合逻辑控制器是由_构成的。 A. 硬件电路 B.RAM C. 微程序16. 某一RAM 芯片,其容量为 64K16位(行列地址不复用) ,除电源和接地端外,该芯片引出线最少数目是 A.33 B.34 C.3217. 设【x】补=1.0000000,则 【x】原= 。A.-1 B.无值 C.-128 D. -12718. 某8位微型计算机地址码为20位,使用8K*4b的RAM芯片组成最大空间的存储器,则需要个RAM 芯片。A.256 B.128 C. 64 D.3219. 上题中,需要 根片选信号线。A
5、.256 B.128 C. 64 D.3220. 在异步通信方式中,一帧包含:1位起始位,8位数据位,1位偶校验位,2位停止位。当所传输的数据为10111000(二进制) ,则校验位是 。A.1 B. 0二、简答题(每题 5分,共 30分)1. 为什么需设置总线判优控制。常见的总线控制方式有哪些?答:当有多个设备同时请求使用总线时,必须有总线控制器判断,确定优先级别高的设备优先使用总线,否则会引起总线争用而出现数据传输错误。常见的集中式总线控制方式有:链式、定时计数式以及独立请求方式。2. 什么是存取周期和存取时间,并加以区别。存取周期是指两次相邻的存储器存取操作的时间间隔。存取时间是指对存储
6、器从发出读写指令开始到存取相应的数据的时间。存取周期大于存取时间。3. 比较程序查询方式和程序中断方式。程序查询方式都是由 CPU 执行查询指令, CPU 的占有率 100%;中断方式中,中断设备与 CPU 可以并行工作,只有当需要 CPU 为其服务时 CPU 才会执行中断服务程序。效率高于前者。4. 比较计算机组成和计算机体系结构。计算机组成研究的是计算机的内部属性,包括计算机的组成、计算机的数据流以及工作的基专业:计算机科学与技术课程名称:计算机组成原理 学分:3.5 试卷编号(G)课程编号: 1311082 考试方式: 闭卷 考试时间: 100 分钟拟卷人(签字): 拟卷日期: 2011
7、-05-29 审核人(签字): 淮 阴 工 学 院 课 程 考 试 试 卷第 2 页 共 17 页班级 姓名 学号 -装-订-线-本原理。计算机体系结构研究计算机的为外部特性,汇编语言程序员或编译程序员所看到的计算机的属性,包括指令系统、数据表示等5. 什么是指令周期? 从一条指令的取到执行所需的时间,包括取指周期、间址周期、执行周期和中断周期6. 简述定点数加减运算判断溢出的方法。答:主要有三种:(1)同符号数相加,结果为相反数;(2)最高数值位的进位、符号位的进位进行异或运算,结果为 0,没有溢出;反之,有溢出。三、综合题(每题 10分,共 50分)1. 某磁盘存储器共有 5个记录面,每毫
8、米 5道,最小磁道直径为 100mm,共有 200道,每道记录信息为 10000B,转速为 3600转/分,问:(1) 磁盘存储器的存储容量是多少?(2) 最大位密度是多少?(3) 磁盘数据传输率是多少?解:(1)5*200*10000=10000000 B(2)10000*8/(3.14*100)(3) 10000*3600/602. 设 x= - 0.1011,y=0.1101 ,用原码一位乘求 xy=?3. 某机指令字长 16 位,每个操作数的地址码为 5 位。指令分为零地址码、一地址码和二地址码三种格式。若二地址码指令有 a 种,零地址有 b 种,如操作码长度固定,则一地址码最多有几种
9、?若操作码长度可变,则一地址码最多允许有几种?设一地址码 x 种。固定长度操作码:2 6-a-b (5 分)操作码长度可变:x=(2 6-a) *25-b*2-5 (5 分)4. 设数的阶码为 3 位,尾数为 6 位(均不包括符号位) ,已知 x=2 - 011(0.01010), y=2-010A0.01011, 用补码形式计算 x-y。对阶X=11,101;11.10110Y=11,111;00.01011-Y=11,111;11.10101X=11,111;11.11011-Y=11,111;11.10101尾数加 11.11011+ 11.10101 11.10000规格化 X+(-Y
10、)=11,111;11.1000左规: X+(-Y )=11,101;11.1000即 x-y=2 - 011(1.0000) (实际为: x-y=2 - 011(-1) ,但上述也算正确)2.解:x=0.1011,y=0.1101部分积 乘数 说明0.0000 1101 + 0.1011 因 y4=1,故+x 0.1011 右移 1 位0.0101 1110 + 0.0000 因 y3=1,故+x 0.0101 右移 1 位0.0010 1111 + 0.1011 0.1101 1111 因 y2=1,故右移 1 位0.0110 1111 + 0.1101 因 y1=1,故+x 1.0001
11、 右移 1 位0.1000 1111 xy= 0.10001111淮 阴 工 学 院 课 程 考 试 试 卷第 3 页 共 17 页班级 姓名 学号 -装-订-线- 5. 取指令:(5 分)PC-BUS-MAR;1-R;M(MAR)-BUS-MDR;MDR-IR;PC+1-PC执行指令:(5 分)AD(IR)-BUS-MAR;1-W;A -MDR ;MDR-BUS -M(MAR);5. 已知一 CPU 内部的数据通路如下图所示。指令 STA X (设该指令为单字节, X 为直接地址) 的功能是 A (X)。请写出指令 STA X 的微操作序列。操作数地址及指 令译码器IR PC MAR MDR
12、 R0 Rn-1A BALU ZYAB DBABUS淮 阴 工 学 院 课 程 考 试 试 卷第 4 页 共 17 页班级 姓名 学号 -装-订-线-得分统计表:说明:请将答案写在答题纸上,写在试卷上无效! 请将试卷及答题纸全部交上来!一、选择题:(每题 1分,共 60分)1 冯.诺伊曼机工作方式的基本特点是 。A机器以存储器为中心 B按地址访问并顺序执行指令C堆栈操作 D存储器按内容选择地址2 存储单元是指_。A存放一个字节的所有存储元集合 B存放一个存储字的所有存储元集合C存放一个二进制信息位的存储元集合 D存放一条指令的存储元集合3 微型计算机的发展通常以 为技术标志。A操作系统 B磁盘
13、 C软件 D微处理器4 计算机使用总线结构便于增减外设,同时 。A.减少了信息传输量 B.提高了信息的传输速度 C.减少了信息传输线的条数5 微型计算机中控制总线提供的完整信息是 。存储器和 I/O设备的地址码 所有存储器和 I/O设备的时序信号和控制信号来自 I/O设备和存储器的响应信号 A.上述各项 B.上述两项 C.上述两项 D上述两项6 所谓三总线结构的计算机是指 。A.地址线、数据线和控制线三组传输线 B.I/O 总线、主存总线和 DMA总线三组传输线C.I/O总线、主存总线和系统总线三组传输线7 以下描述 PCI总线的基本概念中,正确的是 。A.PCI总线是一个与处理器时钟频率无关
14、的高速外围总线B.PCI总线需要人工方式与系统配置 C.系统中只允许一条 PCI总线8 某一 RAM芯片,其容量为 32K8位,除电源和接地端外,该芯片出线最少数目是 。A. 23 B. 25 C.26 D409 一个四体并行低位交叉存储器,每个模块的容量为 64K32位,存储周期为 200ns,在下述说法中是正确的。 A.在 200ns内,存储器能向 CPU提供 256位二进制信息B.在 200ns内,存储器能向 CPU提供 128位二进制信息C.在 200ns内,每个模块能向 CPU提供 64位二进制信息10 某计算机字长是 32位,它的存储容量是 64KB,按字编址,它的寻址范围是 。A
15、16KB B16K C32K D32KB11 Cache的地址映像中,若主存中的任一块均可映射到 Cache内的任一块的位置上,称作 。A直接映像 B全相联映像 C组相联映像12 和辅存相比,主存的特点是 。A.容量小,速度快,成本高 B.容量小,速度快,成本低 C.容量大,速度快,成本高13 采用虚拟存储器的目的是 。A提高主存的速度 B扩大辅存的存取空间 C扩大存储器的寻址空间 14 在磁表面存储器的记录方式中, 。A不归零制和归零制的记录密度是一样的B不归零的记录方式中不需要同步信号,故记录密度比归零制高C不归零记录方式由于磁头线圈中始终有电流,因此抗干扰性能好15 磁盘转速提高一倍,则
16、 。A平均查找时间缩小一半B其存取速度也提高一倍C不影响查找时间16 中断向量地址是_。 A子程序入口地址 B中断服务程序入口地址 C中断服务程序入口地址的地址17 DMA方式中,周期窃取是窃取一个_。A存取周期 B指令周期 CCPU 周期 D总线周期18 以下叙述 是正确的。A外部设备一旦发出中断请求,便立即得到 CPU的响应。B外部设备一旦发出中断请求,CPU 应立即响应。C中断方式一般用于处理随机出现的服务请求。19 I/O与主机交换信息的方式中,DMA 方式的特点是_ACPU 与设备串行工作,传送与主程序串行工作BCPU 与设备并行工作,传送与主程序串行工作CCPU 与设备并行工作,传
17、送与主程序并行工作20 通道对 CPU的请求形式是_。A.中断 B通道命令 C跳转指令 D自陷21 I/O编址方式通常可分统一编址和不统一编址, 。A. 统一编址是将 I/O地址看作是存储器地址的一部分,可用专门的 I/O指令对设备进行访问。B不统一编址是指 I/O地址和存储器地址是分开的,所以对 I/O访问必须有专门的 I/O指令。C统一编址是指 I/O地址和存储器地址是分开的,所以可用访存指令实现 CPU对设备的访问。22 下列叙述中正确是_A. 程序中断方式和 DMA方式中实现数据传送都需要中断请求B程序中断方式中有中断请求,DMA 方式中没有中断请求C程序中断方式和 DMA方式中都有中
18、断请求,但目的不同23 若一个 8位组成的字符至少需要 10位来传送,这是_传送方式。A同步 B异步 C并联 D混合24 设寄存器内容为 10000000,若它等于-128,则为 。A原码 B反码 C补码 D移码25 下列数中最大的数为 。专业:计算机科学与技术课程名称:计算机组成原理 学分:3.5试卷编号(A)课程编号: 133102 考试方式: 闭卷 考试时间: 120 分钟拟卷人(签字): 拟卷日期: 2006-12-5 审核人(签字): 题号 一 二 三 四 五 六 七 八 九 十 总 分得分得分阅卷人淮 阴 工 学 院 课 程 考 试 试 卷第 5 页 共 17 页班级 姓名 学号
19、-装-订-线-A (10010101) 2 B (227) 8 C (96) 16 D (150) 1026 设寄存器位数为 8位,机器数采用补码形式(含 1位符号位) 。对应于十进制数-27,寄存器内容为 。A27H B9BH CE5H DE3H27 设机器字长 8位(含 1位符号位) ,若机器数 BAH为原码,则算术左移一位得 ,算术右移一位得 。AF4H EDH BB4H 6DH CF4H 9DH DB5H EDH28 浮点数的表示范围和精度取决于 。A阶码的位数和尾数的机器数形式 B阶码的机器数形式和尾数的位数 C阶码的位数和尾数的位数 D阶码的机器数形式和尾数的机器数形式29 采用规
20、格化的浮点数是为了 。A增加数据的表示范围 B增加数据的表示精度 C防止运算时数据溢出 D方便浮点运算30 在定点补码运算器中,若采用双符号位,当 时表示结果溢出。A双符号位相同 B双符号位不同 C两个正数相加 D两个负数相加31 一地址指令中,为完成两个数的算术运算,除地址译码指明的一个操作数外,另一个数常采用 。A堆栈寻址方式 B立即寻址方式 C隐含寻址方式 D寄存器寻址方式 32 寄存器间接寻址方式中,操作数在中 。A通用寄存器 B堆栈 C主存单元33 采用基址寻址可扩大寻址范围且 。A基址寄存器内容由操作系统确定 , 在程序执行过程中不可变B基址寄存器内容由用户确定,在程序执行过程中不
21、可变 C基址寄存器内容由操作系统确定, 在程序执行过程中可变34 堆栈寻址方式中,设 A为累加器,SP 为堆栈指示器,Msp 为 SP指示的栈顶单元,如果进栈操作的动作顺序是(A)Msp,(SP)-1SP,那么出栈操作的动作顺序应为 。A(Msp)A,(SP)+1SP B(SP)+1SP,(Msp)A C(SP)-1SP,(Msp)A35 设变址寄存器为 X,形式地址为 D,某机具有先变址再间址的寻址方式,则这种寻址方式的有效地址为 。AEA=(X)+D BEA=(A )+ (D ) CEA=(X)+D)36 扩展操作码是_ _A操作码字段以外的辅助操作字段的代码 B指令格式中不同字段设置的操
22、作码C一种指令优化技术,即让操作码的长度随数地址数的减少而增加,不同地址数的指令可以具有不同的操作码长度37 设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示) ,若 CPU 每当从存储器取出一个字节,即自动完成(PC)+1PC 。设当前 PC 的内容为2000H,要求转移到 2008H 地址,则该转移指令第二字节的内容为 _ _。A08H B06H C0AH 38 若数据在存储器中采用以低字节地址为字地址的存放方式,则十六进制数 87654321H 按字节地址有小到大依次存为_。A12345678 B78563412 C2143658739 设机器字长为 1
23、6 位,存储器按字节编址,设的当前为 1000,当读取一条双字长指令后,PC 值为 。1001 1002 1004 40 指令系统中采用不同寻址方式的主要目的是 。简化指令 提高访存速度 缩短指令字长,扩大寻址空间,提高编程灵活性41 在一地址格式的指令中,下列 是正确的。仅有一个操作数,其地址由指令的地址码提供可能有一个操作数,也可能有两个操作数一定有两个操作数,另一个是隐含的42 _ _便于处理数组问题A间接寻址 B相对寻址 C基址寻址 D变址寻址43 指令周期是_。ACPU 操作一条指令的时间 B CPU 从主存取出一条指令的时间CCPU 从主存取出一条指令加上执行这条指令的时间44 中
24、断标志触发器用于_。A向 CPU 发中断请求 B 指示 CPU 是否进入中断周期 C 开放或关闭中断周期45 向量中断是_。A外设提出中断 B由硬件形成中断服务程序入口地址C由硬件形成向量地址,再由向量地址找到中断服务程序入口地址46 程序计数器的位数取决于_。A存储器的容量 B.机器字长 C.指令字长47 某机有四级中断,优先级从高到低为 1,2,3,4。若将优先级顺序修改,改后 1 级中断的屏蔽字为 1011,2 级中断的屏蔽字为 1111,3 级中断的屏蔽字为 0011,4 级中断的屏蔽字为0001,则修改后的优先顺序从高到低为_。A1,3,4,2 B1,2,4,3 C2,1,3,448
25、 超标量流水技术_A缩短原来流水线的处理器周期 B在每个时钟周期内同时并发多条指令C把多条能并行操作的指令组合成一条具有多个操作码字段的指令49 中断周期前是_,中断周期后是_。A执行周期,取指周期 B取指周期,执行周期 C间指周期,执行周期50 由于 CPU 内部操作的速度较快,而 CPU 访问一次存储器的时间较长,因此机器周期通常由_来确定。A指令周期 B存取周期 C间址周期51 以下叙述中错误的是_。A指令周期的第一个操作是取指令 B取指令操作是控制器自动进行的C为了进行取指令操作,控制器需要得到相应的指令52 在单总线结构的 CPU 中,连接在总线上的多个部件_。A某一时刻只有一个可以
26、向总线发送数据 ,并且只有一个可以从总线接收数据B某一时刻只有一个可以向总线发送数据,但可以多个同时从总线接收数据C可以多个同时向总线发送数据,并且可以有多个同时从总线接收数据53 在微程序控制器中,机器指令与微指令的关系是 。A每一条机器指令由一条微指令来执行B每一条机器指令由若干条微指令组成的微程序来解释执行C若干条机器指令组成的程序可由一个微程序来执行54 在微指令的控制方式中,若微指令命令个数已确定,则 A直接控制方式和编码控制方式不影响微指令的长度B直接控制方式的微指令字长比编码控制方式的微指令字长短C编码控制方式的微指令字长比直接控制方式的微指令字长短55 将微程序存储在 EPRO
27、M 中的控制器是 控制器。A静态微程序 B毫微程序 C动态微程序淮 阴 工 学 院 课 程 考 试 试 卷第 6 页 共 17 页班级 姓名 学号 -装-订-线-56 在计数器定时查询方式下,若计数从 0开始,则 。A.设备号小的优先级高 B.每个设备使用的机会相等 C.设备号大的优先级高57 在各种异步通信方式中, 速度最快。A.全互锁 B.半互锁 C.不互锁58 总线中数据信号和地址信号分别用一组线路传输,这种传输方式称为 。A.串行传输 B.并行传输 C.复用传输59 在下列说法中_是错误的A. 计算机的速度完全取决于主频 B. 计算机的速度不完全取决于主频C. 计算机的速度与主频、机器
28、周期内平均含时钟周期数及机器的平均指令执行速度有关60 下列叙述中 是正确的。A.水平型微指令能充分利用数据通路的并行结构 B.微处理器的程序称为微程序 C.多字节指令可加快取指令的速度二、简答题(每题 4分,共 20分)1如何理解计算机体系结构和计算机组成?2什么是总线判优?为什么需要总线判优?3什么是“程序访问的局部性”?存储系统中哪一级采用了程序访问的局部性原理?4I/O 指令和通道指令有何区别?5画出微程序控制单元的组成框图,根据一条机器指令处理过程,说明其工作原理。三、综合题(3 小题,共 20分)1 (本题 5 分)设 x=0.111111,y=-0.111001,用原码两位乘求
29、xy=?2 (本题 5 分)已知:x=-0.1011,y=+0.1101,用补码一位除求 x/y=?3 (本题 10 分)设 CPU 有 16 根地址线,8 根数据线,并用 MREQ作访存控制信号(低电平有效),现有下列存储芯片:RAM:1K4 位;2K 8 位;4K 8 位;ROM:2K8 位;4K4 位;8K 8 位还有 74LS138 译码器(如下图所示)和各种门电路(门电路自定) 。要求主存的地址空间满足下述条件:最小 4K 地址为系统程序区, 409616383 地址范围为用户程序区。要求:(1)根据地址范围的容量及其在计算机系统中的作用,确定存储芯片的种类及数量;(2)根据题目的地
30、址范围写出相应的二进制地址码;(3)画出 CPU 与存储芯片的连接图。 BAG21,为控制端C,B,A 为变量输入端70Y为变量输出端得分阅卷人得分阅卷人淮 阴 工 学 院 课 程 考 试 试 卷第 7 页 共 17 页班级 姓名 学号 -装-订-线-得分统计表:说明:请将答案写在答题纸上,写在试卷上无效! 请将试卷及答题纸全部交上来!一、选择题:(每题 1分,共 60分)1 下列 不属于系统程序。数据库系统 操作系统 编译程序 D编辑程序2 存储字是指 。A存放在一个存储单元中二进制代码组合B存放在一个存储单元中二进制代码位数C存储单元的集合D机器指令3 ENIAC 所用的主要元件是 。集成
31、电路 晶体管 电子管 D 以上各项都不对4 变址寻址和基址寻址的有效地址形成方式类似,但是 。A变址寄存器的内容在程序执行过程中是不可变的B在程序执行过程中,变址寄存器 、基址寄存器的内容都是可变的C在程序执行过程中,变址寄存器的内容可变 .基址寄存器的内容都是不可变5 在单总线结构的 CPU 中,连接在总线上的多个部件_。A某一时刻只有一个可以向总线发送数据 ,并且只有一个可以从总线接收数据B某一时刻只有一个可以向总线发送数据 ,但可以多个同时从总线接收数据C可以多个同时向总线发送数据 ,并且可以有多个同时从总线接收数据6 总线中地址线的作用是 。A.只用于选择存储器单元 B.由设备向主机提
32、供地址C.用于选择指定存储器单元和 I/O设备接口电路的地址7 不同的信号共用一组信号线,分时传送,这种总线传输方式是 传输。A.猝发 B.并用 C.复用8 三种集中式总线控制中, 方式对电路故障最敏感。A.链式查询 B.计数器定时查询 C.独立请求9 某计算机字长是 16 位,它的存储容量是 1MB,按字编址,它的寻址范围是 。A.512K B.1M C.512KB D.1MB10 某一 RAM芯片,其容量为 5128位,除电源和接地端外,该芯片出线最少数目是 。A.21 B.17 C.1911 可编程的只读存储器 。 A不一定是可改写的 B一定是可改写的 C一定是不可改写的 12 活动头磁
33、盘存储器的寻道时间通常是指 。 A.最大寻道时间 B.最大寻道时间和最小寻道时间的平均值C.最大寻道时间和最小寻道时间之和13 采用四体并行低位交叉存储器,设每个体的存储容量为 32K16位,存储周期为 400ns,在下述说法中 是正确的。 A.在 0.1微秒内,存储器可向 CPU提供 64位二进制信息B.在 0.1微秒内,每个体可向 CPU提供 16位二进制信息C.在 0.4微秒内,存储器可向 CPU提供 64位二进制信息14 常用的虚拟存储器寻址系统由_两级存储器组成。 A. 主存辅存 B. Cache主存 C. Cache辅存15 磁盘上的磁道是_。 A. 记录密度不同的同心圆 B. 记
34、录密度相同的同心圆 C. 一条阿基米德螺线16 在下列磁性材料组成的存储器件中,_不属于辅助存储器。 A. 磁盘 B. 磁芯 C. 磁带 D. 磁鼓 E. 光盘17 在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则 。A.设备号小的优先级高 B.每个设备使用的机会相等 C.设备号大的优先级高18 中断发生时,程序计数器内容的保护和更新,是由_ _完成的。A硬件自动 B栈指令和转移指令 C存指令 19 采用 DMA方式传送数据时,每传送一个数据要占用_的时间。A一个指令周期 B一个机器周期 C一个存储周期20 周期挪用(窃取)方式常用于_中。A直接存储器存取方式的输入输出 B直接程
35、序传送的输入输出C程序中断方式的输入输出21 通道程序是由_组成。A.I/O指令 B.通道控制字(或称通道指令) C.通道状态字22 某计算机的 I/O设备采用异步串行传送方式传送字符信息,字符信息的格式为:一位起始位、七位数据位、一位检验位、一位停止位。若要求每秒钟传送 480个字符,那么 I/O设备的数据传送速率为_bps(位/秒) 。A1200 B4800 C960023 I/O与主机交换信息的方式中,中断方式的特点是_。A.CPU与设备串行工作,传送与主程序串行工作 BCPU 与设备并行工作,传送与主程序串行工作CCPU 与设备并行工作,传送与主程序并行工作24 CPU程序和通道程序可
36、以并行执行,并通过_实现彼此的通信和同步。AI/O 指令 BI/O 中断 CI/O 指令和 I/O中断 D操作员干预25 I/O的编址方式采用统一编址时,存储单元和 I/O设备是靠_来区分的。A不同的地址线 B不同的地址码 C不同的控制线26 下列数中最小的数为 。A (101001) 2 B (52) 8 C (2B) 16 D (34) 1027 对真值 0 表示形式唯一的机器数是 。原码 补码和移码 反码 D以上都不对28 x补=11.000000,它代表的真值是 。A+3 B0 C-64 D-1 29 设机器字长 8位(含 1位符号位) ,若机器数 BAH为原码,则算术左移一位得 ,算
37、术专业:计算机科学与技术课程名称:计算机组成原理 学分:3.5试卷编号(B)课程编号: 133102 考试方式: 闭卷 考试时间: 120 分钟拟卷人(签字): 拟卷日期: 2006-12-5 审核人(签字): 题号 一 二 三 四 五 六 七 八 九 十 总 分得分得分阅卷人淮 阴 工 学 院 课 程 考 试 试 卷第 8 页 共 17 页班级 姓名 学号 -装-订-线-右移一位得 。AF4H EDH BB5H EDH CF4H 9DH DB4H 6DH30 ALU 属于 。时序电路 组合逻辑电路 控制器 D寄存器31 设浮点数的基数为 4,尾数用原码表示,则以下 是规格化的数。1.0011
38、01 0.001101 1.011011 D0.00001032 在浮点机中 是隐含的。阶码 数符 尾数 D基数33 寄存器间接寻址方式中,操作数在 中。通用寄存器 堆栈 主存单元 34 基址寻址方式中,操作数的有效地址是 。A基址寄存器内容加上形式地址 (位移量) B程序计数器内容加上形式地址变址寄存器内容加上形式地址35 堆栈寻址方式中,设 A为累加器,SP 为堆栈指示器,Msp 为 SP指示的栈顶单元,如果进栈操作的动作顺序是(SP)-1SP,(A)Msp,那么出栈操作的动作顺序为 。A(Msp)A,(SP)+1 SP B(SP)+1SP,(Msp)A C(SP)-1SP,(Msp)A3
39、6 程序控制类指令的功能是 。A进行主存和 CPU 之间的数据传送 B 进行 CPU 和设备之间的数据传送C改变程序执行的顺序37 设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示) ,若 CPU 每当从存储器取出一个字节,即自动完成 (PC)+1PC 。设当前 PC 的内容为2007H,要求转移到 2000H 地址,则该转移指令第二字节的内容为 _。AF5H BF7H C09H D0AH38 为了缩短指令中地址码的位数,应采用_寻址。A立即数 B寄存器 C直接39 转移指令的主要操作是 。A改变程序计数器 PC的值 B改变地址寄存器的值 C改变程序计数器的值和堆栈指针的值40 _对于实现程序浮动提供了较好的支持。A间接寻址 B变址寻址 C相对寻址 D直接寻址41 控制器的全部功能是_ _。A产生时序信号 B从主存取出指令并完成指令操作译码 C从主存取出指令、分析指令并产生有关的操作控制信号42 允许中断触发器用于_