1、1数 电 复 习 题选择题:1下列四个数中,与十进制数(163) 10不相等的是( D )A、(A3) 16 B、 (10100011) 2 C、 (000101100011) 8421BCD D、 (203) 82N 个变量可以构成多少个最小项( C )A、N B、2NC、2 N D、2 N-13下列功能不是二极管的常用功能的是( C )A、检波 B、开关C、放大 D、整流4.将十进制数 转换成八进制数是 ( B )10)8(A、20 B、22C、21 D、235译码器的输入地址线为 4 根,那么输出线为多少根( C )A、8 B、12C、16 D、206能把正弦信号转换成矩形脉冲信号的电路
2、是(D )A、多谐振荡器 B、D/A 转换器 C、JK 触发器 D、施密特触发器7三变量函数 的最小项表示中不含下列哪项 ( A )CAF,A、m2 B、 m5C、m3 D、 m78用 PROM 来实现组合逻辑电路,他的可编程阵列是( B )A、与阵列 B、或阵列C、与阵列和或阵列都可以 D、以上说法都不对9A/D 转换器中,转换速度最高的为( A )转换A、并联比较型 B、逐次逼近型C、双积分型 D、计数型10关于 PAL 器件与或阵列说法正确的是 ( A )A、 只有与阵列可编程 B、 都是可编程的C、 只有或阵列可编程 D、 都是不可编程的 11. 当三态门输出高阻状态时,输出电阻为 (
3、 A )A、无穷大 B、约 100 欧姆C、无穷小 D、约 10 欧姆12 为 使 采 样 输 出 信 号 不 失 真 地 代 表 输 入 模 拟 信 号 , 采 样 频 率 和 输 入 模fs2拟 信 号 的 最 高 频 率 的 关 系 是 ( C )faxImA、 B、 fsfaxI fsfaxImC、 2 D、 213. 下列说法不正确的是( C)A集电极开路的门称为 OC 门B三态门输出端有可能出现三种状态(高阻态、高电平、低电平)COC 门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输14. 以下错误的是( B )A数字比较器可以比较数字大小B实现两个一位二进
4、制数相加的电路叫全加器C实现两个一位二进制数和来自低位的进位相加的电路叫全加器D编码器可分为普通全加器和优先编码器15. 下列描述不正确的是(A )A触发器具有两种状态,当 Q=1 时触发器处于 1 态B时序电路必然存在状态循环C异步时序电路的响应速度要比同步时序电路的响应速度慢 D边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16离散的,不连续的信号,称为( B ) 。A模拟信号 B.数字信号17组合逻辑电路通常由( A )组合而成。A门电路 B.触发器 C.计数器188 线3 线优先编码器的输入为 I0I7 ,当优先级别最高的 I7有效时,其输出的值是( C )
5、。012YA111 B.010 C.000 D.10119十六路数据选择器的地址输入(选择控制)端有( C )个。A16 B.2 C.4 D.820一位 8421BCD 码译码器的数据输入线与译码输出线的组合是( C ) 。A4:6 B.1:10 C.4:10 D.2:421函数 的结果是 ( C )BAFA. B. BBAC. D. 22ROM 属于( A ) 。3A组合逻辑电路 B.时序逻辑电路23有一个左移移位寄存器,当预先置入 1011 后,其串行输入固定接 0,在 4 个移位脉冲 CP 作用下,四位数据的移位过程是( A ) 。A.1011-0110-1100-10000000 B.
6、1011-0101-0010-0001000024. 一个二进制序列检测电路,当输入序列中连续输入 5 位数码均为 1 时,电路输出 1,则同步时序电路最简状态数为 ( B )A. 4 B. 5C. 6 D. 725. 可以直接现与的器件是 ( A )A. OC 门 B. I 2L 门C. ECL 门 D. TTL 门26. 16 个触发器构成计数器,该计数器可能的最大计数模值是( D )A. 16 B. 32C.162 D. 21627. 用 1K1 位的 RAM 扩展成 4K2 位应增加地址线( B )根。A.1 B.2C.3 D.428. 能把正弦信号转换成矩形脉冲信号的电路是( D )
7、A.多谐振荡器 B.D/A 转换器 C.JK 触发器 D.施密特触发器29. 接通电源就能输出矩形脉冲波形的是( A )A.多谐振荡器 B.D/A 转换器 C.JK 触发器 D.施密特触发器30.在函数 F=AB+CD 的真值表中, F=1 的状态有多少个?( D ) 。A、2 B、4 C、6 D、7 E、1631.对于题图 1 所示波形,其反映的逻辑关系是:( B ) 图 1A、与非关系;B、异或关系;C、同或关系;D、或关系;E、无法判断。432、矩形脉冲信号的参数有 D 。A.周 期 B.占 空 比 C.脉 宽 D.以 上 都 是33、电路的输出态不仅与当前输入信号有关,还与前一时刻的电
8、路状态有关,这种电路为( B ) 。A.组合电路 B.时序电路34、米利和莫尔型时序电路的本质区别是( B )A、没有输入变量。B、当时的输出只和当时电路的状态有关,和当时的输入无关。C、没有输出变量。D、当时的输出只和当时的输入有关,和当时电路状态无关。35、十进制数 25 用 8421BCD 码表示为 B 。A.10 101 B.0010 0101 C.100101 D.101036、下 列 各 函 数 等 式 中 无 冒 险 现 象 的 函 数 式 有 D 。A. B. C. D.ACBF BACF BAAFE. B37、在 下 列 逻 辑 电 路 中 , 不 是 组 合 逻 辑 电 路
9、 的 有 D 。A.译 码 器 B.编 码 器 C.全 加 器 D.寄 存 器38、把 一 个 五 进 制 计 数 器 与 一 个 四 进 制 计 数 器 串 联 可 得 到 D 进 制 计 数器 。A.4 B.5 C.9 D.2039、N 个 触 发 器 可 以 构 成 最 大 计 数 长 度 ( 进 制 数 ) 为 D 的 计 数 器 。A.N B.2N C.N2 D.2N40、同 步 时 序 电 路 和 异 步 时 序 电 路 比 较 , 其 差 异 在 于 后 者 B 。A.没 有 触 发 器 B.没 有 统 一 的 时 钟 脉 冲 控 制C.没 有 稳 定 状 态 D.输 出 只 与
10、 内 部 状 态 有 关41、寻 址 容 量 为 16K8 的 RAM 需要 C 根地址线。A.4 B.8 C.14 D.16 E.16K42、只 读 存 储 器 ROM 中 的 内 容 , 当 电 源 断 掉 后 又 接 通 , 存 储 器 中 的 内 容 D 。A.全 部 改 变 B.全 部 为 0 C.不 可 预 料 D.保 持 不 变43、将 一 个 时 间 上 连 续 变 化 的 模 拟 量 转 换 为 时 间 上 断 续 ( 离 散 ) 的 模 拟 量 的 过程 称 为 A 。A.采 样 B.量 化 C.保 持 D.编 码44、若 某 ADC 取 量 化 单 位 = , 并 规 定
11、 对 于 输 入 电 压 , 在 0 81REFVIuIu815时 , 认 为 输 入 的 模 拟 电 压 为 0V, 输 出 的 二 进 制 数 为 000, 则 REFV 85REFV 时 , 输 出 的 二 进 制 数 为 B 。Iu86A.001 B.101 C.110 D.11145、指 出 下 列 电 路 中 能 把 串 行 数 据 转 换 为 并 行 数 据 的 是 ( C )A、 JK 触 发 器 B、 3 线 -8 线 译 码 器C、 移 位 寄 存 器 D、 十 进 制 计 数 器46、逻辑函数 F= = A 。)(AA.B B.A C. D. BA47、在 何 种 输 入
12、 情 况 下 , “与 非 ”运 算 的 结 果 是 逻 辑 0。 D A全部输入是 0 B.任一输入是 0 C.仅一输入是 0 D.全部输入是 148、若 在 编 码 器 中 有 50 个 编 码 对 象 , 则 要 求 输 出 二 进 制 代 码 位 数 为 B 位 。A.5 B.6 C.10 D.5049、在 下 列 逻 辑 电 路 中 , 不 是 组 合 逻 辑 电 路 的 有 D 。A.译 码 器 B.编 码 器 C.全 加 器 D.寄 存 器50、下 列 逻 辑 电 路 中 为 时 序 逻 辑 电 路 的 是 C 。A.变 量 译 码 器 B.加 法 器 C.数 码 寄 存 器 D
13、.数 据 选 择 器51、随 机 存 取 存 储 器 具 有 A 功 能 。A.读 /写 B.无 读 /写 C.只 读 D.只 写52、寻 址 容 量 为 16K8 的 RAM 需要 C 根地址线。A.4 B.8 C.14 D.16 E.16K53、用 二 进 制 码 表 示 指 定 离 散 电 平 的 过 程 称 为 D 。A.采 样 B.量 化 C.保 持 D.编 码54、 将 幅 值 上 、 时 间 上 离 散 的 阶 梯 电 平 统 一 归 并 到 最 邻 近 的 指 定 电 平 的 过 程 称为 B 。A.采 样 B.量 化 C.保 持 D.编 码填空题:1. 数制转换: (8F)1
14、6 = (143 )10= (10001111 )2 = (217 )8。2. 有一数码 10010011,作为自然二进制数时,它相当于十进制数(147),作为 8421BCD码时,它相当于十进制数(93)。3. 已知某函数 ,该函数的反函数 =( )DCABF FDCAB4. 如果对键盘上 108 个符号进行二进制编码,则至少要(7)位二进制数码。65. 在 TTL 门电路的一个输入端与地之间接一个 10K电阻,则相当于在该输入端输入(高)电平;在 CMOS 门电路的输入端与电源之间接一个 1K电阻,相当于在该输入端输入(高)电平。6晶体三极管在工作时,发射结和集电结均处正向偏置,该晶体管工
15、作在(饱和导通)状态。7. 74LS138 是 3 线8 线译码器,译码为输出低电平有效,若输入为 A2A1A0=110 时,输出 应为(10111111)。 0124567YY8. 一个 10 位地址码、8 位输出的 ROM,其存储容量为(8K 或 213)。9将一个包含有 32768 个基本存储单元的存储电路设计 16 位为一个字节的 ROM。该ROM 有(11)根地址线,有(16)根数据读出线。10 .能够实现“线与”的 TTL 门电路叫(OC 门)。 11.按逻辑功能的不同特点,数字电路可分为(组合逻辑电路) 和(时序逻辑电路)两大类。12.在逻辑电路中,三极管通常工作在( 饱和)和(
16、 截止)状态13.(406) 10=(0100 0000 0110) 8421BCD 14.一位数值比较器的逻辑功能是对输入的( A 和 B 两个)数据进行比较,它有( YAB ) 、 ( YAB ) 、 ( YA=B )三个输出端。15TTL 集成 JK 触发器正常工作时,其 和 端应接(高)电平。dRS16单稳态触发器有两个工作状态(稳态)和( 暂稳态 ) ,其中(暂稳态)是暂时的。17一般 ADC 的转换过程由( 采样 ) 、 ( 保持 ) 、 ( 量化 ) 和( 编码 )4 个步骤来完成。18存储器的存储容量是指(存储单元的总和) 。某一存储器的地址线为 A14A 0 ,数据线为 D3
17、D 0 ,其存储容量是( 2154 ) 。19电路如下图(图中为上升沿 Jk 触发器) ,触发器当前状态 Q3 Q2 Q1 为“100” ,请问在时钟作用下,触发器下一状态(Q 3 Q2 Q1)为( 011 )720.如果对 160 个符号进行二进制编码,则至少需要(8)位二进制数。21.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号(有关);与电路原来所处的状态(无关);时序逻辑电路任何时刻的输出信号,与该时刻的输入信号(有关);与信号作用前电路原来所处的状态(有关)。(答案填有关或无关)22.OC 门 称 为 (集 电 极 开 路 )门 , 多 个 OC 门 输 出 端 并 联 到 一
18、 起 可 实 现 (线与 )功 能 。23.发 光 二 极 管 半导体数 码 显 示 器 的 内 部 接 法 有 两 种 形 式 : 共 (阴 )接 法 和共 (阳 )接 法 。 对 于 以 上 两 种 接 法 的 发 光 二 极 管 数 码 显 示 器 , 应 分 别 采 用(高 )电 平 驱 动 和 (低 )电 平 驱 动 的 七 段 显 示 译 码 器 。24.时 序 逻 辑 电 路 按 照 其 触 发 器 是 否 有 统 一 的 时 钟 控 制 分 为 (同 步 )时 序 电路 和 (异 步 )时 序 电 路 。25. ( 5E.C)16=( 1011110.11) 2=(136.6)
19、8=(94.75)10= (1001 0100.0111 0101)8421BCD26.逻辑函数 F= +B+ D 的反函数 =( )。ACFDBAC27.逻辑函数 F=A(B+C)1 的对偶函数是( )。028.集 电 极 开 路 门 的 英 文 缩 写 (OC)门 , 工 作 时 必 须 外 加 (电源) 和 (电阻) 。 多个 集 电 极 开 路 门 输 出 端 并 联 到 一 起 可 实 现 (线与) 功 能 。29.时 序 逻 辑 电 路 按 照 其 触 发 器 是 否 有 统 一 的 时 钟 控 制 分 为 (同步) 时 序 电路 和 (异步) 时 序 电 路 。30.在数字电路中
20、,常用的计数制除十进制外,还有(二进制)、(八进制)、(十六进制)。判断题:1TTL 或非门多余输入端可以接高电平。 ( )2寄存器属于组合逻辑电路。 ( )3构成一个 5 进制计数器需要 5 个触发器( )4石英晶体振荡器的振荡频率取决于石英晶体的固有频率。 ( )5当时序逻辑电路存在有效循环时该电路能自启动( )6八路数据分配器的地址输入(选择控制)端有 8 个。 ( )7关门电平 UOFF 是允许的最大输入高电平。 ( )8最常见的单片集成 DAC 属于倒 T 型电阻网络 DAC。 ( )9TTL 门电路在高电平输入时,其输入电流很小,74LS 系列每个输入端的输入电流在40uA 以下(
21、 )10三态门输出为高阻时,其输出线上电压为高电平( )11超前进位加法器比串行进位加法器速度慢( )12译码器哪个输出信号有效取决于译码器的地址输入信号( )13五进制计数器的有效状态为五个( )14. 施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。 ( )15. 当时序逻辑电路存在无效循环时该电路不能自启动( )816.RS 触发器、JK 触发器均具有状态翻转功能( )17. D/A 的含义是模数转换( )18构成一个 7 进制计数器需要 3 个触发器( )19.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器( )20. 判断时序逻辑电路能否自
22、启动可通过判断该电路是否存在有效循环来实现( )21.利用三态门可以实现数据的双向传输。 ( )22.有些 OC 门能直接驱动小型继电器。 ( )23. 555 定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。 ( )24. RS 触发器、JK 触发器均具有状态翻转功能( )25. PLA 的与阵列和或阵列均可编程。 ( )26. 施密特触发器电路具有两个稳态,而单稳态触发器电路只具有一个稳态( )27.可用 ADC 将麦克风信号转换后送入计算机中处理时( )28.TTL 输出端为低电平时带拉电流的能力为 5mA( )29.TTL、CMOS 门中未使用的输入端均可悬空( )30.当决定事
23、件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。 ( )31.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。 ( )32.设计一个 3 进制计数器可用 2 个触发器实现( )33.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值 n 的计数器。所以又称为移存型计数器( )34. 在优先编码器电路中允许同时输入 2 个以上的编码信号( )35.施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( )36.DRAM 需要定期刷新,因此,在微型计算机中不如 SRAM 应用广泛( )证明题:1
24、、利用基本定律和运算规则证明逻辑函数 ABCABC证明:左边()()ABCB=右边原式得证92、利用基本定律和运算规则证明逻辑函数 DBADCEBA证明:左边= DCEAB=右边原式得证3、利用基本定律和运算规则证明逻辑函数 CBAAB)(证明:左边= CBA)(= = =右边原式得证4、利用基本定律和运算规则证明逻辑函数 CBACBA)(证明:左边 ABC右边 ()()()(ABCAC=左边原式得证化简题:1、用卡诺图化简函数 ),(),( 13210985210 mmDCBAY解:卡诺图 10化简得: DCBAY2、用卡诺图化简函数 )15,40,98()13,7542,0(),( dmm解:卡诺图 1ABCD0010化简得: CBADY3、用卡诺图化简下列函数 DBCABY)()(解: AB卡诺图:11ABCD000化简得: DCABY4、用卡诺图化简具有约束项的逻辑函数 )15,432,10()8,6321,0(),(1 dmmA解:卡诺图 11ABCD01