微型计算机原理与接口技术的试卷及答案共3套.docx

上传人:h**** 文档编号:1230801 上传时间:2019-01-01 格式:DOCX 页数:13 大小:34.19KB
下载 相关 举报
微型计算机原理与接口技术的试卷及答案共3套.docx_第1页
第1页 / 共13页
微型计算机原理与接口技术的试卷及答案共3套.docx_第2页
第2页 / 共13页
微型计算机原理与接口技术的试卷及答案共3套.docx_第3页
第3页 / 共13页
微型计算机原理与接口技术的试卷及答案共3套.docx_第4页
第4页 / 共13页
微型计算机原理与接口技术的试卷及答案共3套.docx_第5页
第5页 / 共13页
点击查看更多>>
资源描述

1、一、 填空题(每空 1 分,共 15 分) 得分 评阅人1.RESET 信号到来后 8088/86 的 CS 和 IP 分别为 _FFFF_H 和_0000_H。2. 在特殊全嵌套方式下,8259 可响应 同级或高级 中断请求。3. CPU 与外设接口通过 数据 总线传送状态信号与命令信号。4. 8255 有 3 种工作方式, 其中 方式 2 只允许 A 口使用。5. 有地址重迭现象的译码方式为 部分译码 和 线选法 。6. 外设端口的编址方式有 I/O 端口独.立编址 和 I/O 端口与存储器统一编址 。7.INT8253 采用 BCD 码计数时,其最大计数值为_10000_ ,此时的计数初

2、值为_0000_。8.8088/8086 的 AD7-AD0 是地址数据复用引脚,在 T1 时传送_ 地址信号_ 。9.8259A 作为主片时其引脚 CAS0-CAS2 的信息传送方向是_向外_。10.RS-232C 是适用于_数据终端设备 DTE_和_数据通信设备 DCE_间的接口。二、 单项选择题(每小题 1 分,共 20 分)得分 评阅人1. 8086CPU 寻址 I/O 端口最多使用 ( 4 )条地址线。(1)8 (2)10 (3)12 (4)162. CPU 执行 IN 指令时有效的信号组合是 ( 1 )。(1) =0, =1 (2) =0, =0(3) =0, =1 (4) =0,

3、 =03.某计算机的字长是 16 位,它的存储器容量是 64KB,若按字编址那么它的最大寻址范围是( 2 )。(1)64K 字 (2)32K 字 (3)64KB (4)32KB4.某一 SRAM 芯片的容量是 5128 位,除电源和接地线外,该芯片的其他引脚最少应为( 4 )根。(1)25 (2)23 (3)21 (4)195.8088/8086 的基本总线周期由( 2 )个时钟周期组成。(1)2 (2)4 (3)5 (4)66.在 8086 系统中中断号为 0AH,则存放中断向量的内存起始地址为( 2 )。(1)0AH (2)28H (3)4AH (4)2AH7.采用两片 8259A 可编程

4、中断控制器级联使用,可以使 CPU 的可屏蔽中断扩大到( 1 )。(1)15 级 (2)16 级 (3)32 级 (4)64 级8.当 IF=0,8088/8086CPU 不响应( 2 )中断请求。(1)INT N (2)INTR (3)NMI (4)INTO9.8253 可编程定时器/计数器中,其二进制的最大计数初值为( 3 )。(1)65536 (2)7FFFH (3)0000H (4)FFFFH10.8086/88CPU 在响应中断时要执行 ( 2 )个中断响应周期。(1)1 个 (2)2 个 (3)3 个 (4)4 个11. 中断向量表是存放( 2 )的存储区域.(1)中断类型号 (2

5、)中断服务程序入口处地址(3)中断断点地址 (4)程序状态字12.INT8255 中可用置位/复位控制字对( 3 )的各位进行按位操作以实现某些控制功能。(1)A 口 (2)B 口 (3)C 口 (4)数据总线缓冲器11.RS-232C 标准规定信号“0”和“1”的电平是( 3 )。(1)0V 和+3V +15V (2)-3V-15V 和 0V(3) +3V 至+15V 和-3V-15V (4)+3V+15V 和-0V12.对于开关型设备的控制,适合采用的 I/O 传送方式是( 1 )。(1)无条件 (2)查询 (3)中断 (4)DMA13. 传送数据时,占用 CPU 时间最长的传送方式是(1

6、 ) 。(1 )查询 (2)中断(3 ) DMA (4)IOP14. 既然是在数据传输率相同的情况下,那么,又说同步字符传输速度要高于异步字符传输其原因是( 2 ) 。(1 )发生错误的概率少 (2)附加位信息总量少(3 )双方通信同步 (4)字符之间无间隔15.巳知 DRAM2118 芯片容量为 16K1 位, 若组成 64KB 的系统存储器,则组成的芯片组数和每个芯片组的芯片数为( 4 ).(1)2 和 8 (2)1 和 16 (3)4 和 16 (4)4 和 816.INT 8259 中断屏蔽寄存储器的作用是( 2 ).(1)禁止 CPU 响应外设的中断请求 (2)禁止外设向 CPU 发

7、中断请求(3)禁止软中断请求 (4)禁止 NMI 中断请求17.在正常 EOI 方式下, 中断结束命令是清除( 2 )中的某一位.(1)IRR (2)ISR(3)IMR (4)程序状态字18.软中断 INT N 的优先级排列原则是( 3 ).(1)N 值愈小级别愈高 (2)N 值愈大级别愈高(3)无优先级别 (4)随应用而定19.串行异步通信传输的主要特点是( 2 ).(1)通信双方不必同步 (2)每个字符的发送是独立的(3)字符之间的传送时间长度应相同 (4)字符发送速率由波特率决定20. 8 位 D/A 转换器的分辨率能给出满量程电压的( 4 ).(1)1/8 (2)1/16(3)1/32

8、 (4)1/256三、 判断说明题( 正者在括号内打“” ,误者在括号内打“” ,均需说明理由。每小题2 分,共 10 分)1. 8086CPU 在读/写总线周期的 T3 状态结束对 READY 线采样,如果 READY 为低电平,则在 T3与 T4 状态之间插入等待状态 TW。 ( )应改为:8086CPU 在读/写总线周期的 T3 状态开始对 READY 线采样, 如果 READY 为低电平,则在 T3 与 T4 状态之间插入等待状态 TW。2.在 8253 的方式控制字中, 有一项计数锁存操作,其作用是暂停计数器的计数。 ( )应改为:锁存计数器的当前值到锁存器,但不影响对计数器的计数工

9、作。3.8250 的溢出错误指示 CPU 还未取走前一个数据,接收移位寄存器又将接收到的一个新数据送至输入缓冲器。 ( )4.在 8088 系统(最小组态)中,执行指令”MOV 2000H,AX”需 1 个总线周期。 ( )应改为:需 2 个总线周期5. DMA 控制器 8237A 现行字节数寄存器的值减到 0 时,终止计数。 ( )应改为:DMA 控制器 8237A 现行字节数寄存器的值减到 0,再由 0 减到 0FFFFH 时,终止计数。 四、 简答题(每小题 5 分,共 20 分)得分 评阅人1.试述 8250 的数据接收时钟 RCLK 使用 16 倍比特率的时钟信号接收异步通信信号的原

10、因以及接收过程。答:主要是为了确定起始位避免传输线上的干扰。其接收过程为:接收器检测到串行数据输入引脚 SIN 由高电平变低后, 连续测试 8 个 RCLK时钟周期,若采样到的都是低电平, 则确认为起始位;若低电平的保持时间不足 8 个 RCLK 时钟周期, 则认为是传输线上的干扰。2.8255A 工作于方式 2,采用中断传送 ,CPU 如何区分输入中断还是输出中断?答:CPU 响应 8255A 的中断请求后,在中断服务程序的开始可以查询 8255A 的状态字, 判断OBFA(PC7)和 IBFA(PC5)位的状态来区分是输入中断还是输出中断,并据此转向相应的输入或输出操作。3.用 2K4 位

11、 RAM 构成 64KB 的存储系统, 需要多少 RAM 芯片?需要多少位地址作为片外地址译码?设系统为 20 位地址线, 采用全译码方式。答:64 片。9 位。其中 A16A19 固定, A10A15 译码形成组选信号。4.请说明 Intel8253 各个计数通道中三个引脚信号 CLK,OUT 和 GATE 的功能。答:CLK 为计数时钟输入引脚,为计数器提供计数脉冲。GATE 为门控信号输入引脚,用于启动或禁止计数器操作,如允许/ 禁止计数、启动/停止计数等。OUT 为输出信号引脚以相应的电平或脉冲波形来指示计数的完成、定时时间到。五、 简单应用题(每小题 5 分,共 15 分)得分 评阅

12、人1.Intel8253 的通道 0 按方式 3 工作, 时钟 CLK0 的频率为 1 兆,要求输出方波的频率为 40KHz,采用 BCD 码计数,设通道 0 的地址为 PORT0,请对它写入计数值。解:n(计数初值)=1MHz/40KHz=25写入计数值的程序段:MOV AL,25HOUT PORT0,AL2.若 8086 系统采用单片 8259A,其中断类型码为 46H,则其中断矢量表的地址指针是多少?这个中断源应连向 8259A 的哪一个 IR 输入端?解:中断矢量表的地址指针是 46H4=118H应连向 8259A 的 IR6 【 微型计算机原理与接口技术 2006 年考试题 A】 一

13、. 判断题(对:;错:) (每题 1 分)1. Pentium 系统属于 RISC 类微处理机。2. RISC 类的微处理机,为了减少访问内存的次数而增加寄存器的数目。3.Pentium 数据寄存器可以存放 8、16、32 位二进制数据。4. Pentium 系统的段寄存器为 32 位寄存器。5. Pentium 的 V 流水线和 U 流水线都可执行任何指令。6. 对一个段进行访问,必须将这个段的描述符装入到段寄存器中。7. Pentium 段描述符是由 8 个字节共 64 个二进制位组成。8. Pentium 分段用于程序保护,分页用于把程序映射到大小固定的虚拟页上。9.Pentium 在进

14、行分页转换中,页目录项的高 20 位页框地址是与物理存储器中的物理页是相对应的。10.线性地址是同一标准的不分段的地址空间内的 32 位地址。11.利用索引字段可以从拥有 210 个段描述符的段描述符表中选出任何一个段描述符。12.Cache 的命中率是指命中 Cache 的次数与访问 Cache 的次数之比。13.当程序有高度的顺序性时,Cache 更为有效。14.Pentium 处理机是 32 位微处理机,因此其内部数据总线是 32 位的。15.RISC 类微处理机采用大量通用寄存器,从根本上提高了 CPU 的运算速度,尤其适于在多任务处理的环境。16.系统地址寄存器只能在保护方式下使用,

15、所以又称其为保护方式寄存器。17.异常是指微处理机检测到的异常情况,异常又进一步地划分为故障,自陷和异常终止三种。18.运算器是存储信息的部件,是寄存器的一种。19.通常,微处理机的控制部件是由程序计数器、指令寄存器、指令译码器、时序部件等组成。20.Pentium 微处理机配备有 5 个 32 位的控制寄存器: CR0、CR1、CR2 、CR3、CR4。保存着跟任务有关的适合于所有任务的机器状态。21. 在 Pentium 微处理机的指令指针寄存器 EIP 内存放着下一条要执行的指令22.在全局描述符表 GDT(Global Descriptor Table)中存放供所有程序共用的段描述符。

16、二填空题:(每空 1.分)1目前微型计算机的基本工作原理是 _的原理,其基本结构属于冯诺依曼结构。2Pentium 的指令指针寄存器 EIP 中存放的是_。3运算器中进行的各种算术运算操作归结为 _两种最基本的操作。4Pentium 微处理机规定了 4 个寄存器用于控制分段存储器管理中的数据结构位置。其中 GDTR 和 IDTR 称为_寄存器,LDTR 和 TR 称为_寄存器。5中断包括_INTR 和_NMI。6. 指出下列指令语句中源操作数是_;目的操作数是_。MOV AX,0CFH 7假设 BX 寄存器上的内容为 0100H,下列指令执行后 AX 寄存器的内容分别是什么?MOV AX, 1

17、200H;( AX)=_MOV AX, BX;(AX)=_ADD AX, BX;(AX)=_8总线操作周期的 4 个操作阶段分别是 ,。三. 选择(每题 1 分)下列各题四个选择项中,只有一个选项是正确的。请将正确选项号写在相应空位置上。1系统总线又称为_,这是指模块式微处理机机箱内的底版总线。1)主板总线 2)内总线 3)片内总线 4)局部总线2目前市场上出售的台式 PC 机中 Pentium 4 微处理器的主频一般为1) 0.5GHz 左右 2)1GHz 左右 3 )3GHz 左右 4)5GHz 以上3. .按诺依曼结构理论,下面哪个不是计算机组成部分:1) 运算器 2)控制器 3)打印机

18、 4)复印机4程序设计人员不能直接使用的寄存器是 _1) 通用寄存器 2)指令指针寄存器 3)标志寄存器 4)段寄存器5 Pentium 微处理器的结构之所以称为超标量结构,是因为下面哪一种原因?1)Pentium 微处理器不仅能进行 32 位运算, 也能进行 64 位运算2)Pentium 微处理器内部含有多条指令流水线和多个执行部件3)数据传输速度很快,每个总线周期最高能传送 4 个 64 位数据4)微处理器芯片内部集成的晶体管数超过 100 万个,功耗很大6在任何时刻,存储器中会有一个程序是现役的,每一个现役程序最多可以使用_ 3 个段 4 个段 5 个段 6 个段7Pentium 微处

19、理机配备了 5 个控制寄存器。其中没有定义,而供将来使用的是_1)CR1 2) CR2 3)CR3 4)CR48Pentium 地址总线是 32 位的,它的内部数据总线的宽度是:1)16 位 2)32 位 3)64 位 4)36 位9Pentium 的寄存器可分为浮点寄存器、系统级寄存器等_ 大类。1)2 2)3 3)4 4)510属于系统级寄存器的是_。1) 系统地址寄存器和控制寄存器 2) 通用寄存器和系统地址寄存器3) 通用寄存器和控制寄存器 4) 系统地址寄存器和段寄存器11. 下面是关于 CPU 与 Cache 之间关系的描述,其中正确的一条描述是:1)Cache 中存放的是主存储器

20、中一部分信息的映像2)用户可以直接访问 Cache3)片内 Cache 要比二级 Cache 的容量大得多4)二级 Cache 要比片内 Cache 的速度快得多12. 在保护方式下,段寄存器内存放的是_。1) 段基址 2) 段选择符 3) 段描述符 4) 段描述符表基址13. 通常,人们把用符号表示计算机指令的语言称为。1) 机器语言 2) 汇编语言 3) 模拟语言 4) 仿真语言14. Pentium 系统之所以为超标量计算机是因为采用了_。1) 并行流水线结构 2) 数据与指令分离的 Cache 结构3) 转移预测技术 4 ) 提高了时钟频率15Pentium 系统内约定,一个字的宽度是

21、_。1) 1 字节 2) 2 字节 3) 4 字节 4) 8 字节16Pentium 用来作为堆栈指针的寄存器是:1)EIP 寄存器 2)EBP 寄存器 3)ESP 寄存器 4)EDI 寄存器17Pentium 微处理机可访问的物理存储器的范围是_。1) 4GB 2) 64TB 3) 4MB 4) 16GB18存储管理是由分段存储管理和_组成。1)分段部件 2)分页部件 3)分页存储管理 4)虚拟管理19 Pentium 微处理机的分页存储管理系统把页的大小定义成_。1) 16KB 2) 4MB 3)4KB 4) 4GB20经分段存储管理部件分段之后生成的线性地址由_ 与 12 位偏移量组成。

22、1) 段地址寄存器和 10 位页目录索引 2) 段描述符表和 10 位页表索引3) 10 位页目录索引和 10 位页表索引 4) 10 位页表索引和虚拟地址21段选择符(段寄存器)中请求特权级字段共_位。1)1 位 2) 2 位 3) 3 位 4) 4 位22多段存储管理方式中,每一个程序都拥有它自己的_ ,以及多种属于它自己的存储器段。1) 段描述符 2) 段选择符 3) 段选择符和段描述符 4) 段描述符寄存器23符合汇编语言变量命名规则的变量名是_。1) MOV 2) CX 3)DATA 4)LPT124 Pentium 微处理机是微处理机1)16 位。2)32 位。3 )64 位。4)

23、准 64 位。25Pentium 微处理机配置的超标量执行机构允许以并行方式执行。1)一条指令 2)两条指令 3)三条指令 4)四条指令26Pentium 标志寄存器上各标志位信息反映的是。1)寄存器堆栈中每一寄存器中的内容。2)Pentium 微处理机的状态信息。3)Cache 操作信息。4)存储器状态信息。27当前,在 Pentium 机中,常用来在系统中的各部件之间进行高速数据传输操作的系统总线是:1)ISA 2)EISA 3)PCI 4)VESA28下面关于微处理器的叙述中,错误的是1)微处理器是用单片超大规模集成电路制成的具有运算和控制功能的处理器2)一台计算机的 CPU 可能由 1

24、 个、2 个或多个微处理器组成3)日常使用的 PC 机只有一个微处理器,它就是中央处理器4)目前巨型计算机的 CPU 也由微处理器组成29Pentium 机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是:1) 主存储器, Cache,寄存器,辅存 2)快存,主存储器,寄存器,辅存3) 寄存器, Cache,主存储器,辅存 4)寄存器,主存储器, Cache,辅存30用 MB(兆字节)作为 PC 机主存容量的计量单位,这里 1MB 等于多少字节?1) 210 2) 220 3) 230 4) 24031Pentium 微处理器在保护模式下对存储器进行访问时,段寄存器提供的

25、是1) 段选择符 2) 段基址3) 段描述符 4) 偏移地址32下面是关于 PCI 总线的叙述,其中错误的是1) PCI 支持即插即用功能2) PCI 的地址线与数据线是复用的3) PCI 总线是一个 16 位宽的总线4) PCI 是一种独立于处理器的总线标准,可以支持多种处理器33Pentium 微处理器在实施分页存储管理时,其最小页面的大小是1) 256B 2) 4KB 3) 1MB 4) 4MB34下面关于总线的叙述中,错误的是1) 总线的位宽指的是总线能同时传送的数据位数2)总线标准是指总线传送信息时应遵守的一些协议与规范3) Pentium 机中的 PCI 总线不支持成组传送方式4)

26、 总线的宽带是指每秒钟总线上可传送的数据量四选择填空(每空 1 分)1Pentium 微处理机的段寄存器(也称段选择符)是位的寄存器,用它可选择-个段的逻辑地址。(1 )32 位(2)16 位(3)8 位(4)64 位(5 )16KB(6)64TB(7 )4GB (8 )3.2GB2. Pentium 微处理机实现的是和两级存储管理。(1 )主存储器(2 )磁盘(3 )分段管理(4)Cache(5 )分页管理(6 )二级 Cache3. 在保护方式下,Pentium 微处理机可以访问 字节虚拟存储器地址空间和字节实地址存储器空间。(1 )256KB(2)512KB(3)1MB(4)512MB

27、(5)1GB(6 )4GB(7)21GB(8)32GB(9) 1TB(10) 32TB(11) 64TB(12) 16TB 注: GB = 千兆 TB = 兆兆4Pentium 微处理机段的转换过程是,由系统给出的地址以及程序给出的地址都是,它是由和组成。(1 )实地址(2 )逻辑地址(3 )一个 32 位的基地址( 4)一个 16 位的段选择符(5)一个只能在段内使用的 32 位的偏移量( 6)20 位的段的界限5Pentium 微处理机共配备有段寄存器,它们都是的寄存器,它们的作用是用来。(1 ) 8 个(2) 16 个(3 )6 个(4 ) 32 位的(5)16 位(6 )从寄存器中选出

28、所需的地址(7)从段描述符表中选出所需的段描述符(8 )从段描述符中选出 32 位的基地址(9)从段描述符中选出段的界限。6Pentium 微处理机浮点部件寄存器堆栈是由个、位的寄存器构成。(1 ) 16 个(2)32 个(3)8 个(4)3 个(5)16 位(6 )32 位(7)64 位(8)80 位7Pentium 微处理机浮点部件的状态字寄存器内容反映的是。(1 )浮点部件的全部状态和环境(2)浮点部件的数值( 3)浮点部件的总线状态(4 ) Pentium 微处理机的状态和环境8总线是一种 ,是由系统中各部件所共享,在 的控制之下将信息准确地传送给。(1 )公共信号(2 )数据通道(3

29、 )专用地信号连线( 4)主控设备(5 )中断源(6 )从属设备(7 )信号源(8)存储器(9 )寄存器五简答题1什么是超标量技术?试说明超标量技术在 Pentium 上是怎样实现的?(3 分2试简单说明 Pentium 将逻辑地址转换成物理地址的过程。 (4 分)3试简单说明 Pentium 浮点部件的流水线操作 8 个操作步骤及操作过程。 (4 分)【 微型计算机原理与接口技术 2006 年考试题答案 A】一判断题答案:1. 错 2. 对 3. 对 4. 错 5. 错6. 错 7. 对 8. 错 9. 错 10.对11.错 12. 对 13.错 14.错 15.错16.对 17.对 18.

30、错 19.对 20.错21.错 22.对二填空题答案1存储程序控制2当前代码段内下一条要执行指令的偏移量3相加和移位4全局描述符表和中断描述符表局部描述符表和任务状态5可屏蔽、不可屏蔽中断6.AX0CFH7.1200H0100H0200H8总线请求和仲裁阶段寻址阶段数据传送阶段结束阶段三. 选择 答案:1. (2)2 .(3)3. (4 )4. (3 )5. (2)6.(4) 7.(1 ) 8.(3 ) 9 .3) 10 . 1)11.( 1) 12.2) 13.2) 14.1) 15.2)16.3) 17.1) 18.3) 19.3) 20.3) 21.2) 22.1) 23.4) 24.2

31、) 25.2)26.2) 27.3) 28.1) 29.3) 30.2)31.1) 32.3) 33.2) 34.3)四选择填空 答案:1. 2),5) 2.3),5) 顺序可以换3.11) ,6) 4. 2),4) ,5)5.3)5) 7) 6. 3),8)7 1) 8.2) ,4) ,6)五简答题答案1什么是超标量技术?试说明超标量技术在 Pentium 上是怎样实现的?(3 分)在一个时钟周期内同时执行一条以上的指令(或在一个时钟周期内同时执行 2 条指令)的技术,称为超标量技术在 Pentium 上,采用了 U 流水线和 V 流水线,从而实现了超标量操作运行。2试简单说明 Pentiu

32、m 将逻辑地址转换成物理地址的过程。 (3 分)系统或程序给出的地址都是逻辑地址,经由分段部件,将逻辑地址转换成线性地址,若不分页,这个线性地址就是物理地址。若需要分页,则再由分页部件,将线性地址转换成物理地址。3试简单说明 Pentium 浮点部件的流水线操作 8 个操作步骤及操作过程。 (4 分)Pentium 的浮点部件也采用了流水线操作技术,流水线操作由 8 个操作步骤组成:预取 PF,首次译码 D1,二次译码 D2,存储器和寄存器的读操作 EX,首次执行 X1,二次执行 X2,写浮点数 WF 和出错报告 ER。其中,预取 PF 和首次译码 D1 与整数流水线中的前两个操作步骤共用,浮

33、点部件的第 3个操作步骤开始激活浮点指令的执行逻辑,然后执行后 5 个操作步骤。微型计算机原理与接口技术试题及答案一、 单项选择题 1.下列指令正确的是 BA.CMP SI,100 B.CMP WORD PTR SI,100C.CMP SI,100h D.CMP 100h,SI2.下列指令正确的是 D A.MOV CX,AL B.MOV DS,200hC.MOV DS,CS D.MOV DS,AX3.下列指令正确的是 A A.POP WORD PTR BX B.POP BLC.POP IP D.POP CS4.下列指令正确的是 C A.IN DX,AL B.IN DX,AXC.IN AX,DX

34、 D.IN BX,DX 5.DF=1,执行 MOVSB 指令后 A A.SI 减 1,DI 减 1 B.SI 加 1,DI 加 1,CX 减 1C.SI 减 1,DI 减 1,CX 减 1 D.SI 加 1,DI 加 1,CX 加 1 6.Intel 8086 I/O 寻址空间为 C A.1MB B.1KBC.64KB D.32KB二、填空题1.二进制数 10101001 转换为 10 进制数为 169 D 转换为 16 进制数为 A9 H1.在移位指令中,用于指定移位位数的操作数只用的寄存器是_CL_ 。2.内存 0005CH 处 4 个字节为 D2,EF,00,F0,它是中断_17H_的入

35、口地址存放处,它表示该中断处理程序的起始地址为_F000H_ :_EFD2H_。解析:因为中断类型号和中断向量表中的对应物理地址由倍数 4 的关系,所以0005CH/4=17h,即得类型号。3.一条指令为 MOV BX,X1 ,其中 X1 的偏移地址为 16 (十进制) 。在 DEBUG 下,此指令会变为 MOV BX,_0010_。4.指令 MOV AL, BYTE PTR BX+SI中,源操作数的寻址方式是基址变址寻址方式5.设 CF=0,AX=8000H, 执行 ROR AX,1 后,AX=_4000H_,CF=_0_。6.可屏蔽中断是指中断请求是否响应会受到 IF 的控制。如果 IF=

36、_1_,表示允许中断或开中断7、请用一条指令实现如下操作:(1)将 AX 中划 X的位清 015 5 4 0 XX 指令:_AND AX,FFCFH_ (2)寄存器的低四位取反的指令:_XOR AX,000FH_8、设(CS)=25FFH,(DS)=2140H,(SS)=2510H,(BP)=02D0H,(SI)=0010H,(DI)=0206H,则(1)指令 MOV AX,BP+SI+2的源操作数有效地址为_02E2H_,物理地址为_253E2H_(2)指令 MOV AX,DI+100H的源操作数有效地址为_0306H_,物理地址为_21706H_.二、判断题 判断下述指令的正误。正确的打“” ,错误的打“”并说明理由1.MOV MYDAT BX SI,AX ()2.MOV SAVE_DS,DS ()3.DIV 12 ( )4.MOV DS,0 ()5.MOV AX,SIDI ( )6、 MOV BYTE PTRBX,10H()三、简答题 1.指出下列各条指令单独执行后相应寄存器的值。DATAX SEGMENT PARA X1 DD 12345678hX2 EQU $-X1X3 DW 45,0FEAHX4 EQU $-X1DATAX ENDSMOV AX,X2MOV BX,X4答:执行后(AX)=0004H(BX)=0008H (已经更正)2.中断共有哪几种?

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 试题真题

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。