基于FPGA的VGA图像显示与控制(共8页).doc

上传人:晟*** 文档编号:12386013 上传时间:2022-05-22 格式:DOC 页数:8 大小:930.50KB
下载 相关 举报
基于FPGA的VGA图像显示与控制(共8页).doc_第1页
第1页 / 共8页
基于FPGA的VGA图像显示与控制(共8页).doc_第2页
第2页 / 共8页
基于FPGA的VGA图像显示与控制(共8页).doc_第3页
第3页 / 共8页
基于FPGA的VGA图像显示与控制(共8页).doc_第4页
第4页 / 共8页
基于FPGA的VGA图像显示与控制(共8页).doc_第5页
第5页 / 共8页
点击查看更多>>
资源描述

精选优质文档-倾情为你奉上基于FPGA的VGA图像显示与控制 课程要求:采用verilog语言,基于FPGA的VGA图像显示,即能够在显示器上实现动态彩色图像的显示。VGA显示接口的理论分析:硬件采用CycloneII系列的EP2C20Q240C8N,它含有240个引脚。对于VGA的显示器遵循800*60075模式,其中800是指每行中显示的像素的个数,而600是指屏幕每一列所包含的像素的个数。VGA工业标准规定了具体地,在扫描过程中的时序图如下:行扫描时序图场扫描时序图每场信号对应625个行周期,其中600行为图像显示行,每场有场同步信号,该脉冲宽度为3个行周期的负脉冲;每行显示行包括1056个点时钟,其中800点为有效显示区,每行有一个行同步信号的负脉冲,该脉冲宽度为80个点时钟。这样我们可以知道,行频为625*75=46857Hz。需要的点时钟的频率为:625*1056*75=49.5MHz约为50MHz。由上图可知,实际上在真正的实现过程中,每一行扫描所花的时间实际上比显示一行的像素所花的时间多了1056-800=256个像素点

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 公文范文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。