微机原理复习资料和答案.doc

上传人:h**** 文档编号:1244876 上传时间:2019-01-15 格式:DOC 页数:15 大小:171KB
下载 相关 举报
微机原理复习资料和答案.doc_第1页
第1页 / 共15页
微机原理复习资料和答案.doc_第2页
第2页 / 共15页
微机原理复习资料和答案.doc_第3页
第3页 / 共15页
微机原理复习资料和答案.doc_第4页
第4页 / 共15页
微机原理复习资料和答案.doc_第5页
第5页 / 共15页
点击查看更多>>
资源描述

1、 一、单项选择题1. 8086微处理器将下一条指令的地址保存在指令寄存器( )中。A)OP B)MP C)IP D)XP2. 以下寻址方式中只有( )不需要访问内存。A)立即寻址 B)直接寻址 C)寄存器间接寻址 D)相对寄存器寻址3. 关于微处理器的指令系统,以下说法正确的是( ) 。A)指令系统就是该处理器能够执行的全部指令B)一个微处理器的指令系统是设计微处理器时决定的,是其固有的功能C)指令系统所能完成功能的强弱,是这种微处理器功能强弱的具体表现D)以上都正确4. 在 Intel系列微处理器中保护模式下是通过( )中的段选择子在描述符表中选择一个描述符,从而得到段的相关信息来访问内存。

2、A)通用寄存器 B)段寄存器 C)标志寄存器 D)偏移寄存器5. 以下存储器中,只有( )是以电容来存储信息,需要定期进行刷新。A)PROM B)EPROM C)DRAM D)SRAM6. 以下指令错误的是( ) 。A)MOV AX,1234H B)MOV AX,BLC) MOV AX,12H D)MOV AL,BL7. 8086CPU的中断源中只有( )能被 CPU的 IF标志屏蔽。A)INTR B)NMI C)软中断 D)溢出中断8. 一片 8259中断控制器可以管理 8级外部中断,则 2片 8259级联最多可以管理( )级外部中断。A)15 B)16 C)17 D)189. 8086微处

3、理器的状态标志中, ( )用于指示当前运算结果是否为零。A)AF B)CF C) OF D)ZF10. DMA数据传送是指在( )之间直接进行的数据传送。A)CPU 和内存 B)CPU 和外设 C)外设和外设 D)内存和外设11. 微机系统中若用 4片 8259A构成主、从两级中断控制逻辑,接至 CPU的可屏蔽中断请求线 INTR上,最多可扩展为( )级外部硬中断。A. 32 B. 29 C. 28 D. 2412. 采用查询方式来实现输入输出是因为它( )A. 速度最快 B. 在对多个事件查询工作时,能对突发事件做出实时响应C. 实现起来比较容易 D. CPU 可以不介入13. 并行接口与串

4、行接口的区别主要表现在( )之间的数据传输前者是并行,后者是串行A. 接口与 MPU B. 接口与外设 C. 接口与 MPU和外设14. 8086CPU通过 M/IO控制线来区分是存储器访问,还是 I/O访问,当 CPU执行 IN AL,DX指令时,该信号线为( )电平。A. 高 B. 低 C. ECL D. CMOS15. CPU响应可屏蔽中断请求时,其中断向量号由( )提供A. CPU内部 B. 中断指令 C. 向量号固定 D. 中断控制器16. 设 x46,y117,则xy补和xy补分别等于。 ( )A. 5DH和 47H B. D2H和 75H C. 47H和 71H D. 2EH和

5、7lH17. 地址译码器的输入端应接到( )上。A. 控制总线 B. 数据总线 C. 地址总线 D. 外部总线18. 8259A可编程中断控制器的中断服务寄存器 ISR用于( )A. 记忆正在处理中的中断 B. 存放从外设来的中断请求信号C. 允许向 CPU发中断请求 D. 禁止向 CPU发中断请求19. 8259A工作在 8086/8088模式时,初始化命令字 ICW2用来设置( )A. 中断向量地址的高 8位 B. 中断类型号地址的高 5位C. 中断向量的高 5位 D. 中断类型号的高 5位20. 8086中, ( )组寄存器都可以用作指针来实现对存储器的寻址。A. AX,SI,DI,BX

6、 B. BP,BX,CX,DXC. SI,DI,BP,BX D. BX,CX,SI,DI21. 8086CPU中段寄存器用来存放( )A. 存储器的物理地址 B. 存储器的逻辑地址C. 存储器的段基值 D. 存储器的起始地址22. 在 8086微机系统的 RAM存储单元器 0000H:002CH开始依次存放 23H,0FFH,00H,和 0F0H四个字节,该向量对应的中断类型号是( ) 。A. 0AH B. 0BH C. 0CH D. 0DH23. 若要使寄存器 AL中的高 4位不变,低 4位为 0,所用指令为( ) 。A. AND AL,0FH B. AND AL,0FOH C. OR AL

7、,0FH D. OR AL,0FOH24. 计算机能直接认识、理解和执行的程序是( )A. 汇编语言程序 B. 机器语言程序 C. 高级语言程序25. 8254可编程定时/计数器的计数范围是( )A. 0-255 B. 1-256 C. 0-65535 D. 1-65536(计数值范围:0000HFFFFH 0000H 是最大值,代表 65536 选择十进制(BCD 码) )26. 按微机系统与存储器的关系,I/O 端口的编址方式分为( )A. 线性和非线性编址 B. 集中和分散编址 C. 统一和独立编址 D. 重叠和非重叠编址27. 微处理器系统中采用独立编址时,存储单元与 I/O端口是通过

8、( )来区分的A. 不同的地址编码 B. 不同的读写控制逻辑 C. 专用 IO 指令28. CPU执行 OUT DX,AL指令时, ( )的值输出到地址总线上。A. AL寄存器 B. AX 寄存器 C. DL 寄存器 D. DX 寄存器29. 可编程接口芯片在使用前对它( ),称为初始化编程A. 写操作数 B. 写控制字 C. 编接口地址 D. 设计控制电路30. 8251芯片是可编程( )接口芯片A. 定时器 B. 计数器 C. 并行通信 D. 串行通信31. 当 IF=0,8088/8086CPU 不响应( )中断请求。A. INTN B. INTR C. NMI D. INTOIF是中断

9、标志位。 IF=1,允许 CPU响应可屏蔽中断( INTR), IF=0, CPU不响应可屏蔽中断32. 指令 MOV AX,BXSI中源操作数的寻址方式是( )A.寄存器间接寻址 B.变址寻址 C.相对寻址 D.基址变址寻址 33. 在 DMA方式下,数据从内存传送到外设的路径是( )A.内存CPU总线外设 B.内存DMAC外设C.内存数据总线外设 D.外设内存34. 8254工作在哪几种方式时,可输出 1个时钟周期宽度(1CLK)的负脉冲( )A.方式 0,4,5 B.方式 2,4,5 C.方式 1,2,4 D.方式 0,2,435. CPU响应 INTR和 NMI中断时,相同的必要条件是

10、( )A.当前总线空闲 B.允许中断 C.当前访问内存结束 D.当前指令执行结束36. 用 2K4位的 RAM芯片组成 16K字节的存储器,共需 RAM芯片和片选地址分别为( )A.16位和 3片 B.8 位和 8片 C.4 片和 3位 D.32 片和 8位37. 8086/8088中除( )两种寻址方式外,其它各种寻址方式的操作数均在存储器中。A.立即寻址和直接寻址 B.寄存器寻址和直接寻址C.立即寻址和寄存器寻址 D.立即寻址和间接寻址38. 设置特殊屏蔽方式的目的是( )A.屏蔽低级中断 B.响应高级中断 C.响应低级中断 D.响应同级中断39. 设 8255A的方式选择控制字为 9BH

11、,其含义是( )A.A、B、C 口全为输出 B.A、B、C 口全为输入C.A、B 口为方式 0且输出 D.以上都不对40. CPU与外设交换数据,当采用程序控制 I/O方式时,是( )。A.以 CPU为主动方 B.以存储器为主动方C.以外设为主动方 D.外设直接和存储器交换数据41. 8254在下面几种不同的工作方式中,可用 GATE作重触发信号的是( )。A.方式 0 B.方式 1 C.方式 3 D.方式 442. 堆栈的工作方式是( ) A.先进先出 B.随机读写 C.只能读出不能写入 D.后进先出 43. CPU与外设间数据传送的控制方式有( ) A.中断方式 B.程序控制方式 C.DM

12、A 方式 D.以上三种都是 44. 某存储单元的段基址为 3806H,段内偏移地址为 2A48H,该存储单元的物理地址为( )。A. 4100H B. 3AA08H C. 3B008H D. 3AAA8H45. 某存储器芯片容量为 2K1bit、若用它组成 16K8bit存储器组,所用芯片数以及用于组内寻址的地址线为( )。(笔算:16K=2n?)A. 32片、11 根 B. 64片、14 根 C. 8 片、 14 根 D. 16 片、8 根46. 可编程并行接口 8255A具有( )A. 两个 8位(A 口、B 口) 和两个 4位(C 口的高、低各 4位) 并行输入输出端口。B. 两个 8位

13、(A 口、C 口) 和两个 4位(B 口的高、低各 4位)并行输入输出端口。C. 两个 8位(B 口、C 口) 和两个 4位(A 口的高、低各 4位) 并行输入输出端口。D. 两个 4位(A 口、B 口) 和一个 8位(C 口) 并行输入输出端口。47. 8259分别有( )个 ICW 和 OCW。A. 2, 4 B. 4, 2 C. 4, 3 D. 3, 448. 8255A有 3种工作方式,能工作于工作方式 2的口有( )。A. A口和 B口 B.B 口和 C口 C. B 口 D.A口49. CPU与 I/O设备间传送的信号有( )A.控制信息 B.状态信息 C.数据信息 D.以上三种都有

14、50. CPU响应中断请求和响应 DMA请求的本质区别是( )A.程序控制 B.需要 CPU干预C.响应中断时 CPU仍控制总线而响应 DMA时,让出总线 D.速度快51. 一个完整的计算机系统通常应包括( ) 。A. 系统软件和应用软件 B. 计算机及其外部设备 C. 硬件系统和软件系统 D. 系统硬件和系统软件52. 执行指令 PUSH BX 后,堆栈指针 SP的变化为( )A. SP-1 B. SP-2 C. SP+1 D. SP+2 53. 定时/计数器 8254每片有( ) 。A. 3个独立的 16位计数器,每个计数器都有 6种不同的工作方式。B. 2个独立的 8位计数器,每个计数器

15、都有 3种不同的工作方式。C. 3个独立的 16位计数器,每个计数器都有 8种不同的工作方式。D. 4个独立的 16位计数器,每个计数器都有 6种不同的工作方式。54. 实现 DMA传送,需要( )A.CPU通过执行指令来完成B.CPU利用中断方式来完成C.CPU利用查询方式来完成 D.不需要 CPU参与即可完成55. 以下叙述不正确的是( ) 。A. 一个字节由 8位二进制数构成B. 字节是存储容量的基本单位。C. 字节是衡量微机性能的重要指标。D. 字节是微机字长的基本单位。56. 以下有关 CPU的说法不正确的是( )。A. CPU也称作运算控制单元 B. CPU 也称作微处理器C. C

16、PU是微型机的核心部件。 D. CPU 也称作运算处理单元57. 下列存储器中,存取速度最快的是( ) 。A. CD-ROM B. 内存储器 C. 软盘 D. 硬盘58. 存储器芯片位数不足时,需用( )。A、字扩展 B、位扩展 C、字位扩展 D、以上均可59. 8086CPU有 20条地址线,可寻址空间为( )。A、640kB B、64kB C、1MB D、16MB60. 8086系统中,中断优先级最低的是( )。A、INT n B、NMI C、INTR D、单步中断61. 8259芯片中,中断结束是指使( )中相应位复位的动作。A、IMR B、IRR C、ISR D、以上都不对62. 82

17、59工作在优先级自动循环方式,则 IRQ4的中断请求被响应并且服务完毕以后,优先级最高的中断源是( )。A、IRQ 3 B、IRQ 5 C、IRQ 0 D、IRQ 4IRQ4的中断请求被响应后, IRQ5的中断请求的将变为最高优先级,依次是IRQ6, IRQ7, IRQ0, IRQ1, IRQ2, IRQ3, IRQ4。63. 设 8254芯片的端口地址是 60H-63H,将控制字写入控制寄存器的指令是( )。A、OUT 60H,AL B、OUT 61H,ALC、OUT 62H,AL D、OUT 63H,AL二、填空题1. 8255A中共有 三 个 8位端口,其中 ,PC 口既可作数据口,又可

18、产生控制信号,若要所有端口均工作在方式 0输出模式,则方式选择字应为 OUT ADDRESS 0; 。2. 一台微机的 CPU,其晶振的主振频率为 4MHz,二分频后作为 CPU的时钟频率。如果该 CPU的一个总线周期含有四个时钟周期,那么此总线周期是 2 。s3. 试写出 3条将 AX寄存器清零的不同的指令:xor ax,ax ,mov ax,0 ,AND AX,AX 。4. 微型计算机中,CPU 重复进行的基本操作是: 取指令 、 指令译码 和 执行指令 。 5. 8259A共有 7 个可编程的寄存器,它们分别用于接受 CPU送来的 初始化命令字和 操作 命令字。6. 已知 BX=2730

19、H,CF=1,执行指令:ADC BX,97CFH 之后,BX= ,标志位的状态分别为CF= ,ZF= ,OF= ,SF= 。ADC为带进位加法,相当于 BX+97CFH+(CF)BX+97CFH=0BEFFH=1011,1110,1111,1111B, CF=11011,1110,1111,1111+ 0000,0000,0000,00011011,1111,0000,0000B=0BF00HCF为进位标志位,为 0ZF为零标志位,为 0OF为溢出标志位,为 0SF为符号标志位,为 17. 8259A最多允许 64 级级联,三片 8259A可管理的中断源最多为 22 个。8. 8259A有两种

20、结束中断的方式,分别为 自动结束 和 非自动结束两种 。9. PC机采用向量中断方式处理 8级外中断,中断号依次为 08H0FH,在 RAM 0028H单元开始依次存放 20H, FFH, 50H, C0H四个字节,该向量对应的中断号和中断程序入口是 A C050: FF20 。10. 8086中,BIU 部件完成 外部总线操作 功能,EU 部件完成 指令译码和指令执行 功能。11. 设 8086系统中采用单片 8259A,其 8259A的 ICW2=32H,则对应 IR5的中断类型号为 35 H,它的中断入口地址在中断向量表中的地址为 000D4H 000D7H H。12. 微型计算机系统的

21、硬件由五大部分组成,这五个部分是 微处理器 、存储器 、系统总线 、 输入输出接口 和 外设 。13. 若(CS)=3100H 时,物理转移地址为 35B20H,当 CS的内容被重新设定为 2900H时,物理转移地址为 2DB20 。 (16 进制计算)14. 8259A工作在 8086模式,中断向量字 ICW2=70H,若在 IR3处有一中断请求信号,这时它的中断向量号为 73H ,该中断的服务程序入口地址保存在内存地址为 1CC H至 1CF H的 4 个单元中。简析: ICW2中记录了 8259A的 8级中断对应的中断类型号的高 5位,中断类型号的低 3位由中断引脚编号确定,所以 IR3

22、脚对应的中断类型号为 73H,中断服务程序的入口地址中断类型号*4 73H*4 1CCH。ICW2 = 后 3+ 前 5 70H + 3= 73 (70用户设置,3 系统设置)15. 在 8086CPU中,由于 BIU和 EU分开,所以 取指令 和执行指令 可以重叠操作,提高了 CPU的利用率;16. 中断请求寄存器 IRR的功能是 用以分别保存 8个中断请求信号 。17. 在一个微机系统中,若 8259A只开放 IR1和 IR4引脚的中断源,而将其余中断源屏蔽,则中断屏蔽寄存器 IMR应设置为 12H 。(10010-0 屏蔽)18. 若 256KB的 SRAM具有 8条数据线,则它具有 1

23、8 条地址线。19. 若用 1片 74LS138、1 片 6116RAM(2K8)及 2片 2732EPROM(4K8)组成存储器电路,则存储器的总容量是 ,其中,CPU 运行的程序代码应存放在 存储器中。20. 若由 2K1位的 RAM芯片组成一个容量为 8K字(16 位)的存储器时,需要该芯片数为 32 。21. 8254芯片内包含有 3 个独立的计数通道,它有 5 种工作方式,若输入时钟 CLK1=1MHz,计数初值为 500,BCD 码计数方式,OUT1 输出为方波,则初始化时该通道的控制字应为 77h 。22. 用 2k8的 SRAM芯片组成 16K16的存储器,共需 SRAM芯片

24、16 片,片内地址和产生片选信号的地址分别为 11、3 位。23. 在 8086中,一条指令的物理地址是由 CS 的内容乘以 16后与 IP的内容 相加得到的。24. 8086 CPU只在 访问 CPU外部的存储器或 I/O接口 时,才执行总线周期。25. 存储器地址译码有两种方式,分别为 全译码方式 和 部分译码方式 。26. 用 2k8的 SRAM芯片组成 16K16的存储器,共需 SRAM芯片_16 _片,片内地址和产生片选信号的地址分别为_ 11 位和 3 _位。27. CPU与接口之间传送信息的方式一般有四种,即: _无条件 、_查询式 、_中断方式 、_ DMA方式。28. 半导体

25、存储器从使用功能上来说,可分为两类:_RAM 和_ ROM 。29. MOV AX,1234H中源操作数所使用的是 立即数寻址 寻址方式,MOV ES,AX源操作数所采用的是 寄存器寻址 寻址方式。30. 8259A的初始化命令字包括 ICW1-ICW4 ,其中 ICW1 是必须设置的。31. 一台微机的地址总线为 16条,其 RAM存储器容量为 32KB,首地址为 3200H,且地址是连续的,则可用的最高地址是_。32. 一个数据的有效地址 EA = 1234H,且 DS =5678H,则该数据在内存中的物理地址是 _ 579B4H_,该数据段的首单元的物理地址是_ 56780H_。物理地址

26、 =段地址 *16+有效地址。即 56780H+1234H=579B4H。首单元物理地址 579B4H,末单元要看数据长度才知道。http:/ 8086 CPU的 信号是 存储器/输入/输出控制信号 ,高电平时表示 CPU和存储器之间进M/IO行数据传输 。34. I/O端口的编址方式有两种,分别为: 独立编址 和 统一编址 。35. 从 CPU的 NMI引脚产生的中断叫做 非屏蔽中断 ,他的响应不受 标志位 IF影响 的影响36. 在存储系统的层次结构中,通常分为 和 两个层次。37. 寻址方式就是指 寻找操作数或操作数地址的方式 的方式。38. Intel8086由 biu 和执行单元 E

27、U组成,它们之间采用 并行 方式并行工作,大大提高了 CPU的指令执行速度。39. 在 Intel系列微处理器中保护模式下是通过段寄存器中的 选择子 ,在描述符表中 中选择一个描述符,从而得到段的相关信息来访问内存。40. 用 MOS器件构成的随机存取存储器 RAM分为 SRAM和 DRAM两种,其中 DRAM 以电容来存储信息,需要定期进行 刷新 。41. 设 8254的计数器 1的输入时钟频率为 1MHz,以 BCD码计数,要求该通道每隔 5ms输出一个正跳变信号,则其方式控制字应为 71h(1110001) 。已知 8253的计数时钟频率为 1MHZ,若要求 8253的计数通道 2,每隔

28、 8ms向 CPU申请 1次中断,则如何对 8253进行初始化编程和计数初值的计算与装入用计数 2选择计数器 2的 工作方式 2计数初值为 8*1000/1=8000那么方式控制字为 10110100编程如下mov dx , c(我设的代号,方式控制字端口地址 )mov al , 10110100Bout dx,aldec dx;得到的是 t2的地址mov ax,8000out dx,almov al,ahout dx,alhttp:/ 在存储器系统中实现片选的方法有 全译码法 部分译码法 线选法 三种。43. 中断是指 U 暂停 当前 CPU 正在执行的程序,转去执行相应的 处理程序 ,执行

29、完毕后再 返回到原程序执行的这样一种工作方式。四、程序题1. 使用汇编语言定义的伪操作命令是:VAL DB 10 DUP(3, 4, 2 DUP(3), 4)则在 VAL存储区内前 5个字节单元的数据是 34334 。2. 请写出指令,使其实现相应要求。(1) 把立即数 1234H存入 AX寄存器 MOV AX,1234H (2) 把 AL和 AH相加,结果保存到 AL中 ADD AL,AH (3) 把 BL最高位置 1,其余位不变 OR BL,80H (4) 将 CX的值加 1 INC CX 3. 请指出下列指令中源操作数和目标操作数的寻址方式: ADD 100HBXSI ,DX ; 目标操

30、作数 (相对基址变址);源操作数(寄存器寻址); ADC BX, SI ; 目标操作数(寄存器寻址);源操作数(寄存器间接寻址);4. 下列程序段执行后,寄存器(AX)= 6234 , (BX)= 1200 。MOV AX,1200HMOV BX, 6234HPUSH AXPUSH BXMOV AX,0FFHAND AX,80HPOP AXPOP BXHLT5. 若变量 N、M 的初值分别为 80H和 33H,则执行完下列程序段后 RES变量的值为 33 。MOV AL,M CMP AL,N JG L2 L1: MOV AL,NMOV RES,ALJMP OKL2: MOV RES, ALOK

31、: HLT6. 执行下列程序:MOV AX, 0MOV BX, 2MOV CX, 10A1: ADD AX, BXINC BXINC BXLOOP A1HLT执行后的结果为 (BX) 20(BCD) , (AX) 110 7. 下列程序段中的循环会执行 5 次,退出循环时(AX)= 5 。MOV CX,10MOV AX,0NEXT: DEC AXADD AX,2DEC CXLOOP NEXT8. 源程序如下:MOV AL,0B7HAND AL,0DDHXOR AL,81HOR AL,33HJP LAB1JMP LAB2执行程序后 AL= 37H ,程序将转到哪一个地址执行:LB2 。这两条指令

32、是 PSW(程序状态字)里面 PF 标志寄存器使用的.PF(奇偶标志:反映运算结果低 8 位中“1”的个数。“1”的个数为偶数,则 PF 置 1,否则置 0)如果 PF 为 1 则 JP 跳转指令可以跳转到目标位置 JNP 相反.9. 控制电路中,输出控制端口的口地址为 34CH,输入状态端口的口地址为 34DH。现从输入口读入外部状态,若不为 80H,就输出 FFH关闭设备,否则输出 00H开启设备。请完善下面的程序。._ IN _AL, 34DH_ TEST _AL, 80H_ JNZ GO-OFF _MOV AL, 00HOUT 34CH, AL_ JMP _EXITGO-OFF: MO

33、V AL, _ 0FFH _OUT 34CH, ALEXIT: RET10. 源程序如下:MOV CX,9MOV AL,01HMOV SI,1000HNEXT: MOV SI,ALINC SISHL AL,1LOOP NEXT执行本程序后有:AL= 0 ;SI= 1009 ;CX= 0 ;试问:本程序的功能是 每次将 al乘 2,传送给 si所指向的内存单元. 。SHL - 算数 左移,- x20000 0010 位移 1 次 si 所指向偏移地址内容是 2 ,并且 al 内容也是 20000 0100 位移 2 次 si 所指向偏移地址内容是 4 ,并且 al 内容也是 40000 1000

34、 位移 3 次 si 所指向偏移地址内容是 8 ,并且 al 内容也是 80001 0000 位移 4 次 si 所指向偏移地址内容是 16 ,并且 al 内容也是 160010 0000 位移 5 次 si 所指向偏移地址内容是 32 ,并且 al 内容也是 320100 0000 位移 6 次 si 所指向偏移地址内容是 64 ,并且 al 内容也是 641000 0000 位移 7 次 si 所指向偏移地址内容是 128 ,并且 al 内容也是 128000 00000 位移 8 次 si 所指向偏移地址内容是 0 ,并且 al 内容也是 0000 00000 位移 9 次 si 所指向

35、偏移地址内容是 0 ,并且 al 内容也是 0五、简答题1. 从微型机的硬件原理进行划分时,微机系统的硬件组成包含哪几部分?a) 从微型机的硬件原理进行划分:b) 微处理器c) 存储器d) 系统总线e) 输入输出接口f) 外设2. I/O接口的主要功能是什么?1 识别设备地址,选择指定的设 地址2 实现数据的传送与缓冲、隔离和锁存 数据传输3 现信号形式和数据格式转换 信号 数据 转换4 制主机与外设之间的通信联络,实现控制命令和状态信息的交换,保证时序协调。 .主机 外设 通信3. 简要概括中断工作过程的几个步骤。中断请求中断判优 中断响应 中断服务中断返回4. 简要说明 DMA的基本原理。

36、DMA数据传送,它是在内存的不同区域之间,或者在内存与外设端口之间直接进行数据传送,而不经过 CPU中转的、由硬件直接控制一种数据传送方式,可以大大提高数据的传送速度。5. 简述保护虚地址模式的分段存储器管理中段寄存器的作用。1、保护模式一,虽然在寻址上没有分段的限制问题,但对要对一个地址空间定义一些安全上的属性,段寄存器就可以发挥作用,叫做段描述符2、段描述符表保存了段落描述符,段寄存器中的 16位用来做段描述表的索引信息6. 何谓中断类型号?何谓中断向量?它们与中断向量表之间存在什么关系? 中断类型号:为每个中断源指定一个 8 位的编号,让 CPU 识别不同的中断源。中断向量:是一个地址指

37、针,指向每一个中断服务程序的入口。在 80X86 实模式中,中断类型号 *4 则得到该中断向量对应的中断向量表单元指针。7. 说明当 8254的外部时钟为 1MHZ时,只用该 8254如何产生宽度为 1秒的负脉冲?因为计数时钟为 1MHZ,而每个计数器的计数值是 16 位的。因此,一个计数器的 最大计数时间只有 65. 5mS 左右,无法满足要求。但 8253 有三个计数器,可以 串联使用以解决问题。例如,将时钟接到 CLK0 上,使 GATE0 有效(高电平)并将 OUT0 输出接到 CLK1 上做为计数器 1 的计数时钟,并使 GATE1 为高电平。这就将计数器 0 和 计数器 1 串到一

38、起。可使计数器 0 工作在方式 2 或方式 3,使其输出连续的脉冲。 使计数器 1 工作在方式 0。且使两计数器的总计数值为 10001000,可以计数 器 0 的计数值均为 1000,则 OUT0 的输出就是周期为 1ms 的对称方波或窄脉冲。 使计数器 1 的计数值为 999,则 OUT1 的输出即为宽度 1 秒的负脉冲。http:/ 8086/8088CPU的内部结构分为哪两大模块,各自的主要功能是什么?答:总线接口部件(BIU)功能:根据执行单元 EU的请求完成 CPU与存储器或 IO设备之间的数据传送。执行部件(EU),作用:从指令对列中取出指令,对指令进行译码,发出相应的传送数据或

39、算术的控制信号接受由总线接口部件传送来的数据或把数据传送到总线接口部件进行算术运算。9. 段寄存器 CS1200H,指令指针寄存器 IP=FF00H,此时,指令的物理地址为多少?指向这一物理地址的 CS值和 IP值是唯一的吗? 答:指令的物理地址为 21F00H;CS 值和 IP值不是唯一的,例如:CS=2100H,IP=0F00H。10. CPU(或主机)与接口之间有哪几种传送信息的方式?各应用在什么场合?在这些传送方式中可使用我们所学过的哪些可编程接口芯片? 答:(1)无条件传送方式;用于要求不高的场合如 LED显示等;可用 8255的工作方式 0,(2)查询式传送;用于可靠性高且速率不高的场合如数据采集等;可用 8255的工作方式 1、2,(3)中断传送;用于可靠性高且效率高的场合;可用 8255的工作方式 1、2 和 8259,(4)DMA传送;用于可靠性高且效率高、速率高的场合;可用 8237。六、应用题1、 现有数据段定义如下,请画出内存示意图。DSEG SEGMENTA DB 20H,3B DW 20HC DB 4 DUP(2)SUM DD 12340320HDSEG ENDS

展开阅读全文
相关资源
相关搜索
资源标签

当前位置:首页 > 教育教学资料库 > 试题真题

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。