电子科技大学基于FPGA的频率计设计)题目:简易频率计的设计指导教师:学号:专业:光电学院一专业摘要本文主要介绍了基于FPGA的简易多量程频率计的设计,使用硬件描述语言verilog来实现对硬件的控制,在软件ISE上实现编程的编译综合,在系统时钟48Mhz下可正常工作。该数字频率计采用测频的方法,能准确的测量频率在10Hz到100MHz之间的信号。使用ModelSim仿真软件对Verilog程序做了仿真,并完成了综合布局布线,通过ISE下载到Spartan3A开发板上完成测试。关键词:FPGA,verilog,ISE,测频方法AbstractThispapermainlyintroducesthesimplemorerangebasedonFPGAdesignoffrequencymeter,Usehardwaredescriptionlanguageverilogtorealizethecontrolofhardware,InthesoftwarerealizethecompilationoftheprogrammingISEoncompreh