6doc-第六章 采用中、大规模集成电路的逻辑设计.doc

上传人:晟*** 文档编号:13325666 上传时间:2022-08-01 格式:DOC 页数:9 大小:150.50KB
下载 相关 举报
6doc-第六章 采用中、大规模集成电路的逻辑设计.doc_第1页
第1页 / 共9页
6doc-第六章 采用中、大规模集成电路的逻辑设计.doc_第2页
第2页 / 共9页
6doc-第六章 采用中、大规模集成电路的逻辑设计.doc_第3页
第3页 / 共9页
6doc-第六章 采用中、大规模集成电路的逻辑设计.doc_第4页
第4页 / 共9页
6doc-第六章 采用中、大规模集成电路的逻辑设计.doc_第5页
第5页 / 共9页
点击查看更多>>
资源描述

第六章 采用中、大规模集成电路的逻辑设计教学重点:在了解典型中、大规模集成电路逻辑功能的基础上,掌握现代逻辑设计的方向。教学难点:采用双向移位寄存器设计的计数器的“模”的概念。61二进制并行加法器(四位超前进位加法器74283)介绍能提高运算速度的四位超前进位加法器74283。对于这些集成电路,主要是掌握它的外部功能,以便设计成其它逻辑电路。对内部逻辑电路只作一般了解。 四位超前进位加法器74283是中规模集成电路的组合逻辑部件。74283引脚较少,输入端为被加数和加数共8个,另一个从低位来的进位端1个。输出端5个,其中4个为和数端,1个为向高位的进位端。这两个进位端可用来扩展容量。功能:对被加数和加数作二进制数的加法运算,运算结果为二进制数,亦可看成代码。例6.1 用四位二进制加法器74283设计一个四位加法/减法器。 逻辑符号内的引脚符号与外部电路的输入到引脚的信号要加以区别。设计思路:两数做加法时,信号直接加到引脚;做减法时先把减数连同符号位按位求反,同时从低位来的进位端置1,即变成补码信号后再加到引脚,把减法转化为加法。设计

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 公文范文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。