低电压带隙基准电压源设计基准电压是数模混合电路设计中一个不可缺少的参数,而带隙基准电压源又是产生这个电压的最广泛的解决方案。在大量手持设备应用的今天,低功耗的设计已成为现今电路设计的一大趋势。随着CMOS工艺尺寸的下降,数字电路的功耗和面积会显著下降,但电源电压的下降对模拟电路的设计提出新的挑战。传统的带隙基准电压源结构不再适应电源电压的要求,所以,新的低电压设计方案应运而生。本文采用一种低电压带隙基准结构。在TSMC013mCMOS工艺条件下完成,包括核心电路、运算放大器、偏置及启动电路的设计,并用Cadence Spectre对电路进行了仿真验证。1 传统带隙基准电压源的工作原理传统带隙基准电压源的工作原理是利用两个温度系数相抵消来产生一个零温度系数的直流电压。图1所示是传统的带隙基准电压源的核心部分的结构。其中双极型晶体管Q2的面积是Q1的n倍。假设运算放大器的增益足够高,在忽略电路失调的情况下,其输入端的电平近似相等,则有:VBE1=VBE2+IR1 (1)其中,VBE具有负温度系数,VT具有正温度系数,这样,通过调节n和R