网络工程师必过教材.doc

上传人:gs****r 文档编号:1393718 上传时间:2019-02-24 格式:DOC 页数:50 大小:1.35MB
下载 相关 举报
网络工程师必过教材.doc_第1页
第1页 / 共50页
网络工程师必过教材.doc_第2页
第2页 / 共50页
网络工程师必过教材.doc_第3页
第3页 / 共50页
网络工程师必过教材.doc_第4页
第4页 / 共50页
网络工程师必过教材.doc_第5页
第5页 / 共50页
点击查看更多>>
资源描述

1、1 第 1 章 计算机系统知识 目录第 1 章 计算机系统知识 .41.1 硬件知识 .41.1.1 计算机结构 .41.1.1.1 计算机组成(运算器、控制器、存储器、原码、反码、 补码) .41.1.1.2 指令系统(指令、寻址方式、CSIC、RISC ) .61.1.1.3 多处理器(耦合系统、阵列处理机、双机系统、同步) .91.1.2 存储器 .101.1.2.1 存储介质 .101.1.3 输入输出(I/O)系统 .111.2 操作系统 .11第 2 章 系统开发和运行基础 .132.1 软件的分类 .132.2 软件生存周期 .132.3 软件开发模型 .132.4 软件测试 .

2、142.5 软件项目管理 .14第 3 章 网络技术 .153.1 网络体系结构 .153.1.1 网络分类 .153.2 参考模型 .163.3 数据通信 .173.3.1 传输介质 .173.3.2 编码和传输 .183.4 传输技术 .183.5 差错控制技术 .19第 4 章 局域网与城域网 .204.1 IEEE802 项目体系结构 .204.2 802.3 和以太网 .204.3 802.11 无线局域网 .214.4 网桥 .214.5 虚拟局域网 VLAN.21第 5 章 广域网与接入网 .23第 6 章 TCP/IP 协议族 .256.1 概述 .256.2 网络层协议 .2

3、56.2.1 ARP 地址解析 协议 .256.2.2 RARP 反向地址解析协议 .266.3 IP 协议 .266.3.1 进制转换的基础知识 .266.3.2 IP 地址 .276.3.3 关于 IP 的计算 .286.3.4 IP 协议 .306.3.5 ICMP .312 第 1 章 计算机系统知识 6.4 传输层协议 .326.4.1 UDP 协议 .326.4.2 TCP 协议 .326.5 应用层协议 .34第 7 章 交换和路由 .357.1 交换机 .357.1.1 交换机工作原理 .357.1.2 交换机交换方式 .357.1.2.1 交换机配置 .357.2 路由 .3

4、67.2.1 路由基础 .367.2.2 常见路由协议 .377.2.2.1 路由信息协议 RIP.377.2.2.2 内部网关路由协议 IGRP/EIGRP .377.2.2.3 开放式最短路径优先协议 OSPF.377.3 路由交换配置案例 .387.3.1 综合案例 .387.3.2 OSPF 的基本配置 .43第 8 章 网络操作系统 NOS .448.1 Windows 操作系统 .448.1.1 域 .448.1.2 活动目录的组成 .448.2 Linux 系统 .458.2.1 Linux 磁盘管理 .458.2.2 文件系统 .458.2.3 常用命令及常见配置文件格式 .4

5、58.2.4 文件类型与权限 .46第 9 章 应用层协议及网络服务实现 .479.1 DNS.479.1.1 基础知识 .479.1.2 LINUX 实现 DNS.479.1.3 Windows 实现 DNS.499.2 DHCP 动态主机配置协议 .499.2.1 DHCP 基础知识 .499.2.2 LINUX 下 DHCP 配置 .499.2.3 windows 下配置 DHCP .509.3 电子邮件 .519.4 文件传输协议 FTP.51计算机系统知识硬件知识计算机结构计算机组成(运算器、控制器、存储器、原码、反码、 补码) 运算器算术逻辑单元(ALU )、累加器、状态寄存器、通

6、用寄存器组等组成。算术逻辑运算单元(ALU)的基本功能为加、减、乘、除四则运算,与、或、非、异或等逻辑操作,以及移位、求补等操作。计算机运行时,运算器的操作和操作种类由控制器决定。运算器处理的数据来自存储器;处理后的结果数据通常送回存储器,或暂时寄存在运算器中。与 Control Unit 共同组成了 CPU 的核心部分。【 考试要点 】 : 运算器组成【 参考文档 】 : http:/ 控制器是整个 CPU 的指挥控制中心,由指令寄存器 IR(InstructionRegister)、程序计数器PC(ProgramCounter)和操作控制器 0C(OperationController)三

7、个部件组成,对协调整个电脑有序工作极为重要。【 考试要点 】 : 计数器的用途【 参考文档 】 : http:/ 存储器根据存储器在计算机系统中所起的作用,可分为主存储器、辅助存储器、高速缓冲存储器、控制存储器等。 为了解决对存储器要求容量大,速度快,成本低三者之间的矛盾,目前通常采用多级存储器体系结构,即使用高速缓冲存储器、主存储器和外存储器。名称简称用途特点高速缓冲存储器 Cache 高速存取指令和数据 存取速度快,但存储容量小主存储器 内存 存放计算机运行期间的大量程序和数据 存取速度较快,存储容量不大外存储器 外存 存放系统程序和大型数据文件及数据库 存储容量大,位成本低高速缓存是为了

8、解决高速设备和低速设备相连,提高访问速度【 考试要点 】 : 高速缓存存在的意义,内存存储机制【 参考文档 】 : http:/ I/O 部件输入设备 向计算机输入数据和信息的设备。是计算机与用户或其他设备通信的桥梁。输出设备 (Output Device)是人与计算机交互的一种部件,用于数据的输出。【 考试要点 】 : 近几年没有出现过【 参考文档 】 : http:/ 原码、补码、反码计算机储存有符号的整数时,是用该整数的补码进行储存的,0 的原码、补码都是 0,正数的原码、补码可以特殊理解为相同,负数的补码是它的反码加 1。【 考试要点 】 : 计算,例如给予一个数值算补码和反码【 参考

9、文档 】 :http:/ 历年考题及解析在计算机中,最适合进行数字加减运算的数字编码是(1) ,最适合表示浮点数阶码的数字编码是(2)(1)A原码 B反码 C 补码 D 移码(2)A原码 B反码 C 补码 D 移码 (1) 不属于计算机控制器中的部件。(1)A指令寄存器 IR B程序计数器 PCC算术逻辑单元 ALU D程序状态字寄存器 PSW试题解析:ALU 属于运算器,不属于控制器。答案:C 在 CPU 与主存之间设置高速缓冲存储器 Cache,其目的是为了 (2) 。(2)A扩大主存的存储容量 B提高 CPU 对主存的访问效率C既扩大主存容量又提高存取速度 D提高外存储器的速度试题解析:

10、Cache 是不具有扩大主存容量功能的,更不可能提高外存的访问速度。但 Cache 的访问速度是在 CPU 和内存之间,可以提高 CPU 对内存的访问效率。答案:B 计算机在进行浮点数的相加(减)运算之前先进行对阶操作,若 x 的阶码大于 y 的阶码,则应将 (2) 。(2)Ax 的阶码缩小至与 y 的阶码相同,且使 x 的尾数部分进行算术左移。Bx 的阶码缩小至与 y 的阶码相同,且使 x 的尾数部分进行算术右移。Cy 的阶码扩大至与 x 的阶码相同,且使 y 的尾数部分进行算术左移。Dy 的阶码扩大至与 x 的阶码相同,且使 y 的尾数部分进行算术右移。试题解析:为了减少误差(保持精度)

11、,要将阶码值小的数的尾数右移。答案:D 在 CPU 中, (3) 可用于传送和暂存用户数据,为 ALU 执行算术逻辑运算提供工作区。(3)A程序计数器 B累加寄存器 C程序状态寄存器 D地址寄存器试题解析:为了保证程序(在操作系统中理解为进程 )能够连续地执行下去, CPU 必须具有某些手段来确定下一条指令的地址。而程序计数器正是起到这种作用,所以通常又称为指令计数器。在程序开始执行前,必须将它的起始地址,即程序的一条指令所在的内存单元地址送入PC,因此程序计数器(PC)的内容即是从内存提取的第一条指令的地址。当执行指令时, CPU全国计算机技术与软件专业技术资格(水平)考试历年试题244将自

12、动修改 PC 的内容,即每执行一条指令 PC 增加一个量,这个量等于指令所含的字节数,以便使其保持的总是将要执行的下一条指令的地址。状态寄存器:用来标识协处理器中指令执行情况的,它相当于 CPU 中的标志位寄存器。累加寄存器:主要用来保存操作数和运算结果等信息,从而节省读取操作数所需占用总线和访问存储器的时间。地址寄存器:可作为存储器指针。答案:B 关于在 I/O 设备与主机间交换数据的叙述, (4) 是错误的。(4)A中断方式下,CPU 需要执行程序来实现数据传送任务。B中断方式和 DMA 方式下,CPU 与 I/O 设备都可同步工作。C中断方式和 DMA 方式中,快速 I/O 设备更适合采

13、用中断方式传递数据。D若同时接到 DMA 请求和中断请求, CPU 优先响应 DMA 请求。试题解析:快速 I/O 设备处理的数据量比较大,更适合采用 DMA 方式传递数据。答案:C Cache 用于存放主存数据的部分拷贝,主存单元地址与 Cache 单元地址之间的转换方式由 (5) 完成。(5)A硬件 B软件 C用户 D程序员试题解析:当然是硬件啦。答案:A (1) 是指按内容访问的存储器。(1)A虚拟存储器 B相联存储器C高速缓存(Cache) D随机访问存储器试题解析:相联存储器(associative memory)也称为按内容访问存储器(content addressedmemory

14、) ,是一种不根据地址而是根据存储内容来进行存取的存储器。参考答案:B 处理机主要由处理器、存储器和总线组成。总线包括 (2) 。(2)A数据总线、地址总线、控制总线 B并行总线、串行总线、逻辑总线C单工总线、双工总线、外部总线 D逻辑总线、物理总线、内部总线试题解析:全国计算机技术与软件专业技术资格(水平)考试历年试题276常识。参考答案:A 计算机中常采用原码、反码、补码和移码表示数据,其中,0 编码相同的是 (3) 。(3)A原码和补码 B反码和补码 C补码和移码 D原码和移码试题解析:常识。参考答案:C指令系统(指令、寻址方式、CSIC、RISC) 指令告诉计算机从事某一特殊运算的代码

15、 数据传送指令、算术运算指令、位运算指令、程序流程控制指令、串操作指令、处理器控制指令。指令周期是执行一条指令所需要的时间,一般由若干个机器周期组成,是从取指令、分析指令到执行完所需的全部时间。CPU 从内存取出一条指令并执行这条指令的时间总和。 指令不同,所需的机器周期数也不同。对于一些简单的的单字节指令,在取指令周期中,指令取出到指令寄存器后,立即译码执行,不再需要其它的机器周期。对于一些比较复杂的指令,例如转移指令、乘法指令,则需要两个或者两个以上的机器周期。 从指令的执行速度看,单字节和双字节指令一般为单机器周期和双机器周期,三字节指令都是双机器周期,只有乘、除指令占用 4 个机器周期。在编程时要注意选用具有同样功能而机器指令步骤的并行。指令流水线:将指令流的处理过程划分为取指、译码、计算操作数地址、取操作数、执行指令、写操作数等几个并行处理的过程段。这就是指令 6 级流水时序。在这个流水线中,处理器有六个操作部件,同时对这六条指令进行加工,加快了程序的执行速度。目前,几乎所有的高性能计算机都采用了指令流水线。周期数少的指令。例如:一个指令分为三个步骤,取指 4T,分析 3T,执行 5T。则指令周期为 5T【取时间值最长的】,串行运行 100 条指令的时间是 100*(4+3+5)T=1200T,并行执行 100 条指令的时间是 99*5T+(4+3+5)

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 策划方案

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。