第6章 基于EDA的组合电路设计、综合及验证学习基础: 第2章介绍了组合逻辑电路的基础知识,组合逻辑电路在数字系统中起着基本组件的作用。 第4章介绍了Verilog HDL的基本语法及简单设计的建模方法。 5.5节5.7节的综合实例,介绍了EDA工具Libero IDE的使用方法。本章所有综合和验证均基于Libero IDE环境实现。阅读指南: 本章讲述内容对应第2章的知识,把相应组合逻辑电路的功能通过Verilog HDL语言进行实现。对每个电路设计的基础知识和理解请参考第2章。 本章多处对同一个设计提供了多种设计思路和实现方法,并不是所有都是最优的方法,只是方便对比和学习。读者可根据情况选择合适的方法。 6.9节中设计了多个综合例子(第2章中没有与这些例子相对应的设计),这些例子综合性强,相对较难理解但却很实用,对于想进入数字系统设计实践阶段的读者来说很有实际意义。6.1 基本逻辑门电路6.1.1 基本逻辑门电路的Verilog设计以下程序中设计了5种基本的2输入门电路:与、或、异或、与非、或非。module