实验3.3 数字电路小系统设计 (6学时分2次完成)钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能,在定时控制、定时检测等方面也有广泛应用。一、实验目的设计一个包含脉冲波形产生、计数、译码、显示及控制逻辑等部件的数字,并在面包板上实现。二、实验思路和实验前准备图3.3.1 74LS138逻辑符号图1熟悉译码器的逻辑功能图3.3.2 IBMPC/XT 系统主板 I/O接口地址译码电路一个译码器是将输入确定位数二进制代码的不同组合“翻译”成不同的对应输出信号。常用的译码器有教材上介绍的38译码器74LS138,即输入有3位二进制,其对应的8种组合分别与一个输出对应,其逻辑符号如图3.3.1。当所有74LS138的输入控制端有效时,输出与输入最小项的对应关系是(i0,1,7)。因此教材中已经介绍了它可以实现多输出逻辑函数。但在数字系统的设计中,译码器的另一个更为重要的作用是地址译码,也就是说,译码器将A0、A1、A2输入的三位地址“翻译”成8个输出信号,A0、A1、A2的一个确定值仅对应