第五模块:时序逻辑电路一、本模块学习目标1、掌握时序逻辑电路的特点;2、熟练掌握时序逻辑电路的分析与设计方法;3、掌握同步和异步的二十进制计数器的构成方法和工作原理;4、熟练掌握中规模集成芯片,运用“反馈归零法”、“反馈置数法”、“反馈置最小数法”和“级联法”等四种方法构成“N进制计数器”。二、本模块重难点内容1、时序逻辑电路在逻辑功能和电路结构上的特点,以及时序逻辑电路逻辑功能的描述方法。2、同步时序逻辑电路的分析方法和设计方法。3、几种常见中规模集成时序逻辑电路的逻辑功能和使用方法(会读功能表,掌握扩展接法及任意进制计数器的构成方法等)。三、本模块问题释疑1、时序逻辑电路由哪几部分组成?它和组合电路的区别是什么?答:时序逻辑电路由组合电路和存储电路两部分组成。组合逻辑电路在任一时刻的输出信号仅与当时的输入信号有关;而时序逻辑电路还与电路原来的状态有关。时序电路可分为同步时序电路和异步时序电路两大类。2、描述时序电路逻辑功能的方法有哪几种?答:描述时序电路逻辑功能的方法有:状态方程、驱动方程、输出方程、状态表、状态图和时序