120道填空题参考答案数字逻辑要点.doc

上传人:h**** 文档编号:1420780 上传时间:2019-02-25 格式:DOC 页数:15 大小:732KB
下载 相关 举报
120道填空题参考答案数字逻辑要点.doc_第1页
第1页 / 共15页
120道填空题参考答案数字逻辑要点.doc_第2页
第2页 / 共15页
120道填空题参考答案数字逻辑要点.doc_第3页
第3页 / 共15页
120道填空题参考答案数字逻辑要点.doc_第4页
第4页 / 共15页
120道填空题参考答案数字逻辑要点.doc_第5页
第5页 / 共15页
点击查看更多>>
资源描述

1、1120 余道填空题参考答案(*号的不作要求)一、数制和码制1. 十进制数 254.75 的二进制编码 11111110.11 ,十六进制编码 FE.C 。2. 将(459) 10 编成(010001011001 ) 8421BCD, ( 011110001100 )余 3 码3.下列数中,哪个数最大 D (A、B、C、D) 。A、二进制 111B、八进制 110C、十进制 101D、十六进制 1004.下列哪个数是合法的 8 进制数 B (A、B、C、D) 。A、128B、120C、912D、1A25、已知N 补 =10100101,则其N 原 = 11011011 。5-1、余 3 码 1

2、0001000 对应的 2421 码为 C 。A01010101 B.10000101 C.10111011 D.111010115-2、在计算机中进行加减运算时常采用 D 。A ASCII B 原码 C 反码 D 补码5-3、二进制小数-0.0110 的补码表示为 1.1010 。5-4、0 的原码有 2 形式,反码有 2 形式,补码有 1 形式。二、门电路6、CMOS 电路不用的输入端 不能 (能、不能)悬空。7、CMOS“与非”门用的多余输入端的处理方法有: A 。 A、接逻辑“1” B、接逻辑“0” C、悬空8、CMOS 门电路的功耗比 TTL 门电路的功耗 小 (大、小)。9、TTL

3、 门电路的速度比 CMOS 门电路速度 高 (高、低) 。10、与普通门电路不同,OC 门在工作时需要外接 上拉电阻 和 电源 2。11、 OC 门的输出端相连可以实现线与。*12、有两个 TTL 与非门,它们的关门电平分别为 VoffA=1.1V,VOFFB=0.9V;开门电平分别为 VonA=1.3V,VonB=1.7V。它们输出的高低电平均相同, A (A、B)门的抗干扰能力强。13、一片与非门芯片具有三个三输入端与非门,该芯片引脚数至少要 14 。(14、16、18、20) 。14、三态门除了具有高电平和低电平两种状态外,还有第三种状态叫 高阻状态 。15、三极管作为开关器件“非门”时

4、,不能工作在 放大 状态。16、将 2 输入端与非门当作非门使用时,则另一输入端接 1 (0,1) ;将 2输入端或非门当作非门使用时,则另一输入端接 0 (0,1) 。17、74LS00 是 TTL 电路 (TTL 电路、CMOS 电路) 。74HC00 是 CMOS 电路 (TTL 电路、CMOS 电路) 。18、TTL 门电路主要外部特性参数有标称电平、开门电平、关门电平 延时 、 功耗 、 扇入系数、噪声容限 等等。*19、NMOS 门电路如图 19 所示,输入变量为 A、 B,输出函数 L= 。图 1920、一片芯片具有四个两输入端或非门,该芯片引脚数至少有 14 (14、16、18

5、、20) 。21、74LS00 和 74HC00 芯片, 74LS00 芯片速度更快。3图 2222、上图中,Y1= L , Y2= L 。 (H=高电平、L=低电平)*23、某集成电路芯片,查手册知其最大输出低电平 VOLmax=0.1V,最大输入低电平 VILmax=1.5V,最小输出高电平 VOHmax=4.9V,最小输入高电平VIHmax=3.5V,则其低电平噪声容限 VNL= B 。A 2.0V B 1.4V C 1.6V D 1.2V 23-1、下列真值表完成的逻辑函数为 C 。A、F=AB B、F=A-B C、F= AB D、F=A+B23-2、X01110= 。23-3、下列逻

6、辑函数中,与 相等的是 B 。AF )(A1F)(B21)(C13AF)(D04AF三、逻辑函数化简和冒险24、三变量 A、B、C,最小项 m0=1,m 1= 0 ,m 2= 0 。25、x0101= x 。 (X 是一位二进制数)26、由函数 构成的逻辑电路 有 (有,无)险象。27、逻辑函数 构成的逻辑电路, (有、无) 无 逻辑冒险。FAECD28、说法“一个没有冒险现象的逻辑表达式是最简逻辑表达式” 错误 。 (正4确、错误)29、说法“用卡诺图简化逻辑函数时,从没有多种入圈方式的 1 开始画卡诺圈,这样将不会产生多余圈” 正确 。 (正确、错误)30、说法“卡诺圈中 1 的个数应该为

7、 2 的整数倍,如 2、4、6个 1” 错误 。 (正确、错误)31、逻辑函数的表达方法有 表达式、电路图、真值表 等。32、竞争冒险是由于 门电路延时 产生的。四、组合逻辑电路33、常用 MSI 组合逻辑电路有编码器、 译码器 、 数据选择器 数值比较器 、 全加器 等。34、说法“组合逻辑电路的输出只和即时输入有关,与过去的输入和输出无关”正确 。 (正确、错误)35、与门、或门和非门是 组合逻辑电路 的基本单元。36、奇偶校验器只能检测 奇次 (奇次、偶次)数据传输错误。37、数据选择器的功能是 C (A、B、C、D) 。A、从两路输入信号中选一路输出。B、把一路信号分时从几路输出。C、

8、从多路输入信号中选一路输出。D、根据控制信号,决定是输出输入信号,还是输出处于高阻状态。38、数据比较器如图所示,如果引脚 234 分别接“100” ;9、11、14、1 脚接“1001”;10、12、13、15 接“1001” 。 那么 567 脚分别输出 001 。39、超前进位加法器与串行进位加法器相比,速度 更快 。563、若要某共阴极数码管显示数字“3” ,则显示代码 abcdefg 为 。(00000001111111)64、若要某共阳极数码管显示数字“3” ,则显示代码 abcdefg 为 1111001 。(00000001111111)五、时序电路40、 触发器 是时序逻辑电

9、路的基本单元。41、就总体而言,主从触发器在 CP 的一个变化周期中,它的状态改变了 1 次,克服了 空翻 现象。42、 C (A、B 、C 、D)克服了空翻现象。A、基本 JK 触发器B、时钟 JK 触发器(即电平 JK 触发器)C、主从 JK 触发器D、时钟 RS 触发器43、与主从触发器相比,边沿触发器 抗干扰 性能更好。44、触发器按结构可分为 基本触发器 、 钟控触发器 、主从触发器 、 边沿触发器 等。45、触发器按功能可分为 RS 触发器、 JK 触发器、 D 触发器、T 触发器等。46、JK 触发器的状态由 Qn=0 转换到 Qn+1=1,J 和 K 端正确而又完整的控制状态是

10、 A (A、B、C、D)。A、1 X B、0 X C、X 1 D、X 0 (X 表示 1 或 0)47、某同步时序电路有 9 个状态,该电路需要 4 个触发器。48、要设计一个 14 进制加法计数器,该电路至少需要 4 个触发器。49、时序电路的逻辑功能可以用 特征方程、驱动方程 、 状态图、状态表 6、 时序图 等方式描述。50、请列举两种常用集成时序逻辑部件 计数器 、 寄存器 。51、两片十进制计数器级联后,最多可构成 100 进制计数器。52、状态编码时,状态表中出现次数最多的次态应分配逻辑 0 (0、1) 。53、异步时序电路中,触发器状态的变化 不是 (是、不是)同时发生的。54、

11、下面哪种说法正确 B (A、B、C) 。A、同样的输入,对于 RS 边沿触发器与 RS 主从触发器,输出状态相同。B、同样的输入,对于 RS 边沿触发器与 RS 主从触发器,输出状态未必相同。C、同样的输入,对于 RS 时钟触发器与 RS 主从触发器,输出状态相同。55、图示电路是(同步时序电路,异步时序电路) 异步时序电路 。56、某同步时序电路,状态转移图如图所示,其功能是 具有自启动功能的模 5 二进制加法同步计数器 。57、某自动饮料售卖机连续投入两个一元硬币时,给出一瓶饮料,给饮料控制信号应该用 时序逻辑电路(组合逻辑电路、时序逻辑电路)产生。758、某密码箱当连续按两次“1”键,再

12、按一次“2”键时,密码箱打开,密码箱开启控制信号应该用 时序逻辑电路 (组合逻辑电路、时序逻辑电路)产生。59、某同步时序电路,状态转移图如图所示,其功能是 111 序列检测器 。、I IN/OUT60、时序逻辑电路设计步骤是: A (A、B、C、D ) 。A、 依题意画出状态转换图,列状态表,简化状态表,状态编码,画激励和输出卡诺图,得到激励函数和输出函数表达式,依据激励函数和输出函数表达式画电路图。B、 依题意画出状态转换图,列状态表,状态编码,简化状态表,画激励和输出卡诺图,得到激励函数和输出函数表达式,依据激励函数和输出函数表达式画电路图。C、依题意画出状态转换图,进行状态编码,画电路

13、图,得到激励函数和输出函数表达式。D、 依题意画出状态转换图,简化状态图,得到激励函数和输出函数表达式,进行状态编码,画电路图。61、下列电路中,实现逻辑功能 的是 BD 。nQ11CPQ1CJKPQ8)(A )(B(D)(C62、某移位寄存器的时钟脉冲频率为 100KHZ,欲将存放在该寄存器中的数左移 8 位,完成该操作需要 B 时间。A.10S B.80S C.100S D.800ms63、异步时序电路分为脉冲异步时序电路和电位异步时序电路。六、存储器和可编程器件64、用 ROM 实现的逻辑函数如上图右所示,写出逻辑函数(不用简化) 。 。65、动态 MOS 存储单元(DRAM)是利用 电

14、容 存储信息的,为不丢失信息,必须定期刷新,所以 DRAM 工作时必须辅以 刷新 电路。66、根据写入的方式不同,只读存储器 ROM 分为 MROM , PROM ,EPROM , E2PROM 。67、某存储器有 10 条地址线和 8 条数据线,该储存器的容量是 210 字节 。68、存储器的存储矩阵由与阵列和或阵列组成。69、可编程逻辑器件有 PLA、PAL、GAL、FPGA 等种类。70、GAL 与阵列 可编程 ,或阵列 固定 ,输出 可组态 。七、其他*70、若传输门电路的个数为 N、平均延迟时间为 tpd,下面环形多谐振荡器的振荡周期为 。1NPQ0 1CDPQ9*71、555 定时

15、器可构成 施密特触发器 、单稳态触发器 、 多谐振荡器 等电路。*72、单稳态触发器的暂稳态维持时间与触发脉冲的宽度和幅度 (有、无关)。*73、施密特触发器与双稳态触发器的区别为施密特触发器是靠 触发,适用于慢变化的信号,而双稳态触发器是 触发,不适合于慢变的信号。74、逻辑功能可由用户根据自己的需要来设计并通过编程实现的器件是 PLD 。 (组合逻辑器件、时序逻辑器件、A/D、D/A、PLD )*75、要保证采样后的信号能反映原来的模拟信号,若 A/D 转换器输入模拟信号最高变化频率为 1MHz,取样频率的下限是 。*76、 8 位 ADC 输入满量程为 10V,当输入 5V 电压值,数字

16、输出量为 10000000 。*77、A/D 转换要经过 采样 、 保持 、 量化 、 编码 等步骤。78、双踪示波器可以 C (A、B、C、D) 。A、 能观测两路信号的电压,只能显示一路信号的波形。B、 能观测一路信号的电压,显示两路信号的波形。C、 能观测两路信号的电压,显示两路信号的波形。D、 能观测两路信号的电流,显示两路信号的波形。79、要测量 12K 的电阻阻值,应把量程打到 C (A、B、C、D) 。A、1K 档B、10K 档C、20K 档D、1M 档80、74LS00 芯片应用时,电源引脚应接 A ( A、B、C、D) 。A、5VB、10VC、12V10D、220V81、做数

17、字电路实验时, C (A、B、C、D) 。A、 开电源时:先开实验箱的电源,再开芯片工作电源(如+5V) ;关电源时:先关实验箱的电源,再关芯片工作电源(如+5V) 。B、 开电源时:先开芯片工作电源(如+5V) ,再开实验箱的电源;关电源时:先关实验箱的电源,再关芯片工作电源(如+5V ) 。C、 开电源时:先开实验箱的电源,再开芯片工作电源(如+5V) ;关电源时:先关芯片工作电源(如+5V) ,再关实验箱的电源。D、 开电源时:先开芯片工作电源(如+5V) ,再开实验箱的电源;关电源时:先关芯片工作电源(如+5V) ,再关实验箱的电源。82、判断门电路芯片引脚号, D (A、B、C、D

18、) 。A、 缺口朝左,脚朝下,右下脚第 1 脚的引脚就是 1 脚。B、 缺口朝右,脚朝下,左下脚第 1 脚的引脚就是 1 脚。C、 缺口朝左,脚朝下,左上脚第 1 脚的引脚就是 1 脚。D、 缺口朝左,脚朝下,左下脚第 1 脚的引脚就是 1 脚。83、EEPROM 是 电可擦 ROM。*84、A/D 表示 模拟信号转换成数字信号 功能。85、数字电路的开发步骤是: B (A、B、C、D) 。A、购买元器件,再进行仿真实验,然后制作印刷电路板,最后把器件焊接到电路板上,进行调试。B、进行仿真实验,再购买元器件,然后制作印刷电路板,最后把器件焊接到电路板上,进行调试。C、制作印刷电路板,再购买元器件,然后进行仿真实验,最后把器件焊接到电路板上,进行调试。D、制作印刷电路板,再购买元器件,然后把器件焊接到电路板上,进行调

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 试题真题

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。