本文由风中思念7贡献 pdf文档可能在WAP端浏览体验不佳。建议您优先选择TXT,或下载源文件到本机查看。 一、概述 VHDL与数字电路设计 一、概述 二、VHDL语言 三、用VHDL设计逻辑电路 传统数字电路设计方法 EDA设计方法 PLD器件设计流程 文本设计输入VHDL程序设计 数字电子技术的基本知识回顾 组合逻辑电路 编码器、译码器、数据选择器、加法器、数值比较器等 传统设计方法 传统的设计方法是基于中小规模集成电路器件进行 设计(如74系列及其改进系列、CC4000系列、 74HC系列等都属于通用型数字集成电路),而且 是采用自底向上进行设计: (1)首先确定可用的元器件; (2)根据这些器件进行逻辑设计,完成各模块; (3)将各模块进行连接,最后形成系统; (4)而后经调试、测量观察整个系统是否达到规定 的性能指标。 时序逻辑电路 同步时序逻辑电路 异步时序逻辑电路 寄存器、移位寄存器、计数器、序列信号发生器 EDA设计方法
Copyright © 2018-2021 Wenke99.com All rights reserved
工信部备案号:浙ICP备20026746号-2
公安局备案号:浙公网安备33038302330469号
本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。