低频、低功耗CMOS LNA的设计优化技术胡小丽1,2,吴秀山1,3(1.东南大学 信息科学与工程学院,江苏 南京 ;2. 南京信息职业技术学校 电子信息工程系,江苏 南京 ;3. 中国计量学院 机电工程学院, 浙江 杭州 )【摘 要】分析了具有源级退化电感的CMOS共源共栅结构电路在低频、低功耗LNA设计中存在的缺陷,为满足低频、低功耗设计的要求现经常采用在该电路结构基础上再并联栅极电容的结构。本文按照噪声系数的定义严格推导了该结构电路的噪声参数表达式,并基于推导的公式分析了该结构在CMOS低频、低功耗LNA设计中的重要应用。最后实现了一个基于0.18m CMOS工艺的ISM频段应用的433MHz LNA的设计,运用Agilent公司的设计仿真软件ADS进行仿真,整个LNA的设计过程和ADS仿真结果与理论分析一致。【关键词】CMOS;共源共栅;LNA;低功耗;噪声系数;噪声优化 【中图分类号】TN924 【文献表示码】 A_
Copyright © 2018-2021 Wenke99.com All rights reserved
工信部备案号:浙ICP备20026746号-2
公安局备案号:浙公网安备33038302330469号
本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。