9.1 存储单元1.5学时.ppt

上传人:99****p 文档编号:1434859 上传时间:2019-02-27 格式:PPT 页数:31 大小:1.91MB
下载 相关 举报
9.1 存储单元1.5学时.ppt_第1页
第1页 / 共31页
9.1 存储单元1.5学时.ppt_第2页
第2页 / 共31页
9.1 存储单元1.5学时.ppt_第3页
第3页 / 共31页
9.1 存储单元1.5学时.ppt_第4页
第4页 / 共31页
9.1 存储单元1.5学时.ppt_第5页
第5页 / 共31页
点击查看更多>>
资源描述

1、1存储单元2什么是 SoC逻辑单元Analog静态 RAMCPU 内核PAD3Memory wall4 核心是解决容量、速度、价格间的矛盾,建立起多层存储结构。 一个金字塔结构的多层存储体系 充分体现出容量和速度关系 Cache 主存层次 :解决 CPU与主存的速度上的差距 ; 主存 辅存层次 :解决存储的大容量要求和低成本之间的矛盾 。多层存储结构概念5SoC中存储系统层次性结构芯片级板级嵌入式处理器核(寄存器)紧密耦合存储器 TCM片上 SRAM片外 SDRAM、 SRAMFLASH及其他非易失存储器Cache 缓冲器每 bit价格降低容量增大存取时间增大访问频度降低存取能耗增大6主存储器

2、的主要技术指标 存储容量存储器可以容纳的二进制信息量称为存储容量(寻址空间,由 CPU的地址线决定)实际存储容量 :在计算机系统中具体配置了多少内存。 存取速度: 存取时间是指从启动一次存储器操作到完成该操作所经历的时间,又称为读写周期。 可靠性: 可靠性是用平均故障间隔时间来衡量 ( MTBF, Mean Time Between Failures) 功耗 :通常是指每个存储元消耗功率的大小 7存储结构8存储器基本结构 :译码器Word 0Word 1Word 2Word N-2Word N-1StoragecellM bits M bitsN wordsS0S1S2SN -2A0A1AK -1K = log2NSN -1Word 0Word 1Word 2Word N-2Word N-1StoragecellS0Input-Output(M bits)直接实现的 N x M存储器结构Too many select signals:N words = N select signals K = log2N译码器减少了地址位的数目Input-Output(M bits)Decoder9存储器结构 :阵列阵列结构的存储器组织10存储器结构 :层次化层次化的存储结构。块选择器使每次只有一个存储块工作。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 课件讲义

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。